-
公开(公告)号:EP4136510B1
公开(公告)日:2023-08-23
申请号:EP22731595.9
申请日:2022-06-01
发明人: BONKE, Michael
IPC分类号: G04G5/02
-
公开(公告)号:EP4192293A1
公开(公告)日:2023-06-14
申请号:EP21883269.9
申请日:2021-10-21
申请人: KT&G Corporation
发明人: JUNG, Hyung Jin , LEE, Jaemin
-
公开(公告)号:EP3511799B1
公开(公告)日:2022-08-03
申请号:EP18151939.8
申请日:2018-01-16
发明人: JALKANEN, Jukka , GILLET, Michel
-
4.
公开(公告)号:EP3865956A1
公开(公告)日:2021-08-18
申请号:EP19884785.7
申请日:2019-08-26
申请人: NEC Platforms, Ltd.
发明人: TAKAHASHI, Masayuki
摘要: A delay time detection circuit includes a clock generation unit (11), a count unit (12), a sub scale signal generation unit (13), and a delay time calculation unit (14). The clock generation unit (11) generates a sub scale clock signal, based on a system clock signal. The count unit (12) generates a count signal while sequentially and repeatedly incrementing a preset count number, based on the sub scale clock signal. The sub scale signal generation unit (13) receives the count signal, and generates sub scale signals, equal in number to the count number, that each have, at a rate of once in the count number, a rectangular wave for a duration being associated with a second period and that are shifted in timing relative to one another according to the second period. The delay time calculation unit (14) receives the input clock signal, and calculates a delay time within a range of the first period of the input clock signal with respect to the system clock signal, based on one of the sub scale signals having a timing coinciding with the input clock signal.
-
公开(公告)号:EP3076246B1
公开(公告)日:2021-06-30
申请号:EP15190574.2
申请日:2015-10-20
发明人: CHOI, Kyungdong
IPC分类号: G04G5/04 , G04G21/08 , G06F3/0484
-
公开(公告)号:EP3627243B1
公开(公告)日:2021-05-12
申请号:EP18195819.0
申请日:2018-09-20
-
公开(公告)号:EP3084530B1
公开(公告)日:2021-04-21
申请号:EP14815300.0
申请日:2014-12-12
-
公开(公告)号:EP3051407B1
公开(公告)日:2020-09-09
申请号:EP16152597.7
申请日:2016-01-25
IPC分类号: G06F3/0489 , G04B47/00 , G08B5/22 , G06F3/048 , G04G21/00 , G04G9/00 , G04G5/00 , G06F3/0481 , G06F3/0487 , G04R20/26 , G04G11/00 , G04G21/02 , G04G21/08
-
公开(公告)号:EP3682300A1
公开(公告)日:2020-07-22
申请号:EP18773268.0
申请日:2018-09-10
发明人: CANTELMO, Claudio , BLANCHI, Marco
-
10.
公开(公告)号:EP3627243A1
公开(公告)日:2020-03-25
申请号:EP18195819.0
申请日:2018-09-20
摘要: L'invention concerne un procédé de détermination d'un paramètre constant d'une valeur d'inhibition, pour le réglage d'une fréquence moyenne de marche d'une montre équipée d'un oscillateur à quartz, qui comprend les étapes suivantes, exécutées par un circuit d'auto-calibration du dispositif électronique de la montre :
- à partir d'un premier top externe et d'un deuxième top externe reçus d'un système externe à la montre et distants d'une durée de mesure, correspondant à un nombre de référence de périodes de référence pour un signal périodique de calibration (Scal) dérivé du signal de mesure du temps (Sosc) et ayant une fréquence de calibration dérivée de la fréquence propre de l'oscillateur à quartz, déterminer un paramètre de calibration représentatif d'un rapport entre une période de calibration et une période de référence pour le signal périodique de calibration, et
- déterminer une valeur du paramètre d'inhibition constant en fonction du paramètre de calibration.
L'invention concerne également un dispositif électronique associé.
-
-
-
-
-
-
-
-
-