Abstract:
PURPOSE: An i / Q signal asymmetry control device using an analog circuit for a transceiver of a quadrature phase shift keying is provided to control the size and phase of a baseband imaginary / Q signal by the small resolving power. CONSTITUTION: A signal phase adjustment circuits(110,110') delay a phase of the input signal within 0 or 180 degree. The signal phase control circuits revises I / Q signal phase unbalance. A signal level adjustment circuits(120,120') diversify the sizes of the output signals of the phase control circuits in 0 or 1 times. The signal amplitude control circuits revises I / Q signal amplitude unbalanced.
Abstract:
호모다인(직접변환) 방식과 헤테로다인 방식을 공통으로 사용하면서 적어도 하나의 믹서를 두 방식의 신호처리에 공통으로 사용함으로써 수신기를 구현하기 위한 전체 칩 면적을 감소시킬 수 있는 다중 주파수 대역 수신기가 개시된다. 상기 다중 주파수 대역 수신기는, 서로 다른 주파수 대역의 신호가 각각 입력되는 복수의 입력단; 상기 복수의 입력단에 각각 하나씩 연결되며, 서로 다른 주파수 대역의 신호를 각각 입력받아 사전 설정된 크기 만큼 주파수를 하향 변환하는 복수의 믹서; 기저대역 신호가 출력되는 하나의 출력단; 및 상기 각 입력단과 각 믹서 사이에 배치되며 인덕터를 포함하는 복수의 저잡음 증폭기를 포함하며, 상기 복수의 믹서 각각은 자신이 연결된 입력단 또는 타 믹서로부터 신호를 입력받으며, 상기 복수의 믹서 중 가장 낮은 주파수 대역의 신호가 상기 입력단으로부터 입력되는 믹서는, 입력받은 신호를 기저대역으로 변환하여 상기 출력단에 제공하며, 상기 복수의 믹서 중 나머지 믹서는 자신이 입력받은 신호를 타 믹서에 입력되는 신호의 주파수 대역으로 하향변환하며 상기 나머지 믹서는 각각 상기 하향변환된 신호를 입력받는 상기 타 믹서에 연결된 저잡음 증폭기의 상기 인덕터를 공유하는 것을 특징으로 한다. 호모다인, 직접변환, 헤테로다인, 믹서, 저잡음 증폭기(LNA), 부하, 공유, 필터
Abstract:
직접 베이스밴드 수신기 구조에서 직류(DC) 오프셋의 대략적인 보상을 위한 장치는 델타-시그마 변환기와 같은 직렬 아날로그 대 디지털 변환기(ADC)를 이용하여 수신기 신호를 디지털 폼으로 변환한다. ADC로부터의 출력은 소정수의 샘플들을 위해 샘플링되고, ADC에 커플링되는 카운터는 ADC에 의해 발생된 샘플이 논리 1 인 경우에 매번 증분된다. ADC로부터의 샘플이 논리 0 인 경우에는 카운터는 증분되지 않는다. 소정수의 샘플들이 획득된 후, 카운터 값은 수신된 신호에서 DC 오프셋을 표시한다. 카운터 값은 디지털 대 아날로그 변환기(DAC)의 용이한 동작을 위해서 코드 변환기에 의해 보정 값으로 변환된다. ADC로부터의 샘플들의 수가 2의 거듭제곱이면, 변환된 코드는 카운터로부터의 최상위 비트(MSB)를 단순히 인버팅함으로써 구현되고, 이를 통해 카운터 값의 2의 보수 버젼을 발생시킨다. 이러한 보정 값은 DAC에 커플링되어 보상값을 발생시키고, 이러한 보상값은 DC 오프셋을 보상하기 위해서 피드백 신호 형태로 수신 신호 경로에 제공된다.
Abstract:
본 발명은 무선통신 환경에서의 무선 단말기에서 사용되는 수신기에 관한 것으로, 특히 직접변환(direct conversion) 방식을 채용한 직접변환수신기(Direct Conversion Receiver)와 직접변환수신방법에 관한 것이다. 본 발명의 직접변환수신기(DCR)는 정현파 신호를 발생시키는 국부 발진기(LO); 신호를 입력받아 입력받은 신호와 상기 국부 발진기로부터 입력되는 상기 정현파 신호를 합성하는 믹서(mixer); 상기 믹싱한 아날로그 신호를 디지털 신호로 변환시키는 아날로그 디지털 변환기(ADC); 및 상기 변환된 디지털 신호를 I 채널과 Q 채널로 분리하여 출력하고, 상기 국부 발진기(LO)에 국부 발진기(LO)가 공급하여야 할 정현파의 위상정보를 송신하는 디지털 신호처리기(DSP)를 포함한다. 본 발명의 적접변환수신기(DCR)를 사용하여 I 채널과 Q 채널간의 불일치 문제를 해결하고, 높은 데이터 레이트(data rate)의 디지털 시스템에서의 좋은 효율 및 수율(yield)을 가져오는 효과가 있다.
Abstract:
A push rod and a sliding-type portable terminal having the same are provided to implement a smooth sliding motion by rotatively forming rotary members, which are installed at housings, and support members, which convey the elastic force of elastic members. A push rod(203) in a sliding-type portable terminal having the first housing and the second housing provides driving force to slide the second housing. The push rod(203) comprises a housing, support members(233), elastic members(237), and rotary members(235). The housing includes an upper case(231a) and a lower case(231b). The support members(233) are combined so as to be inserted into or extracted from both ends of the housing. The elastic members(237) provide elastic force to push the support members(233) toward both ends of the housing. The rotary members(235), rotatively combined at the ends of the support members(233), are also rotatively combined at either the first housing or the second housing.
Abstract:
A quadrature mixer with an LO input is provided. The quadrature mixer receives a signal having a frequency FLO and a signal input having a frequency FSIG and has an output that comprises an output impedance that is high at frequencies of [FLO-F SIG] and [FLO + FSIG] and low at other. A mixer coupled to the output impedance interacts with the output impedance such that an impedance presented at the signal input is high for signals at FSIG if FSIG is a predetermined signal frequency, and low at other frequencies.
Abstract:
PURPOSE: A circuit of removing DC-offset in a direct conversion circuit is provided to remove the DC-offset during direct conversion, and to configure the direct conversion circuit by using a relatively simple circuit, thereby improving performance with the use of digital control when necessary. CONSTITUTION: An adder(341) obtains a sum of an in-phase signal and a quadrature phase signal passing through LPFs(Low Pass Filters)(352,343). The first subtracter(342) obtains a difference between the in-phase signal and the quadrature phase signal. One pair of multipliers(345,346) multiply a difference signal by a sine signal and a cosine signal corresponding to a data rate, and output the multiplied signals. The one pair of LPFs(352,343) filter the output signals of the one pair of multipliers(345,346). The second subtracter(355) subtracts the output signals from each other, and outputs size of a signal component. The third subtracter(357) subtracts an output of the second subtracter(355) from an output of the adder(341), and obtains a DC-offset value.