-
公开(公告)号:TW201616472A
公开(公告)日:2016-05-01
申请号:TW103136281
申请日:2014-10-21
Applicant: 財團法人工業技術研究院 , INDUSTRIAL TECHNOLOGY RESEARCH INSTITUTE
Inventor: 吳紀良 , WU, CHI LIANG , 戴亞翔 , TAI, YA HSIANG , 葉永輝 , YEH, YUNG HUI , 蔡宗樺 , CAI, ZONG HUA
IPC: G09G3/20
CPC classification number: H03K19/018507 , H03K19/00384
Abstract: 一種具元件變異補償功能之驅動電路及其操作方法。驅動電路包括上拉開關單元、隔離開關與下拉開關單元。上拉開關單元的第一端耦接至第一電壓。上拉開關單元的第二端耦接至驅動電路的輸出端。隔離開關的第一端耦接至上拉開關單元的第二端。下拉開關單元的第一端耦接至隔離開關的第二端。下拉開關單元的第二端耦接至第二電壓。下拉開關單元具有元件變異補償功能。
Abstract in simplified Chinese: 一种具组件变异补偿功能之驱动电路及其操作方法。驱动电路包括上拉开关单元、隔离开关与下拉开关单元。上拉开关单元的第一端耦接至第一电压。上拉开关单元的第二端耦接至驱动电路的输出端。隔离开关的第一端耦接至上拉开关单元的第二端。下拉开关单元的第一端耦接至隔离开关的第二端。下拉开关单元的第二端耦接至第二电压。下拉开关单元具有组件变异补偿功能。
-
公开(公告)号:TWI513187B
公开(公告)日:2015-12-11
申请号:TW099140048
申请日:2010-11-19
Applicant: 海力士半導體股份有限公司 , HYNIX SEMICONDUCTOR INC.
Inventor: 金澈 , KIM, CHUL , 李鍾天 , LEE, JONG-CHERN
IPC: H03K19/0175
CPC classification number: H03K19/00384
-
公开(公告)号:TWI429190B
公开(公告)日:2014-03-01
申请号:TW100135727
申请日:2011-10-03
Applicant: 聯發科技股份有限公司 , MEDIATEK INC.
Inventor: 趙冠華 , CHAO, KUAN HUA , 駱彥彬 , LUO, YAN BIN , 徐哲祥 , HSU, TSE HSIANG
IPC: H03F1/26
CPC classification number: H03K19/018578 , H03K19/00384 , H04L25/0272 , H04L25/0278
-
公开(公告)号:TWI396172B
公开(公告)日:2013-05-11
申请号:TW097129095
申请日:2008-07-31
Applicant: 日本顯示器西股份有限公司 , JAPAN DISPLAY WEST INC.
Inventor: 維拉朋 佳魯龐菲 , JARUPOONPHOL, WERAPONG , 木田芳利 , KIDA, YOSHITOSHI
CPC classification number: H03K5/133 , H03K5/04 , H03K5/135 , H03K19/00361 , H03K19/00384
-
公开(公告)号:TWI389454B
公开(公告)日:2013-03-11
申请号:TW098115283
申请日:2009-05-08
Applicant: 南亞科技股份有限公司 , NANYA TECHNOLOGY CORP.
Inventor: 特龍 帕特 , TRUONG, PHAT , 賽夫汀 摩沙迪 , SAIFUDDIN, MOSADDIQ , 張嘉仁 , CHANG, CHIA JEN
IPC: H03K19/003
CPC classification number: H03K19/00384 , H03K5/133 , H03K5/15006 , H03K2005/00039 , H03K2005/00123 , H03K2005/0013 , H03K2005/00143
-
16.具有利用反製程相依電流參考之轉換率(SLEW RATE)控制之輸出緩衝器 OUTPUT BUFFER WITH SLEW RATE CONTROL UTILIZING AN INVERSE PROCESS DEPENDENT CURRENT REFERENCE 有权
Simplified title: 具有利用反制程相依电流参考之转换率(SLEW RATE)控制之输出缓冲器 OUTPUT BUFFER WITH SLEW RATE CONTROL UTILIZING AN INVERSE PROCESS DEPENDENT CURRENT REFERENCE公开(公告)号:TWI377790B
公开(公告)日:2012-11-21
申请号:TW095101679
申请日:2006-01-17
Applicant: 高級微裝置公司
Inventor: 畢爾斯特費爾特 藍道 保羅 , 希南 布萊恩 提摩太
IPC: H03K
CPC classification number: H03K19/00384
Abstract: 一種輸出驅動器電路,在存在有影響性能(performance)之製程、電壓、或溫度變化之情形下提供更恆定的轉換率(slew rate)。儘管有PVT變化,利用終端開路(open ended)(無回授)解決方法以提供更恆定的轉換率。產生第一性能相依電流和參考電流並產生第三電流,該第三電流與使用該參考電流和該性能相依電流之性能有相反關係。第三電流供應至形成該輸出驅動器之一部分之第一電晶體電路之閘極,由此而控制轉換率。
Abstract in simplified Chinese: 一种输出驱动器电路,在存在有影响性能(performance)之制程、电压、或温度变化之情形下提供更恒定的转换率(slew rate)。尽管有PVT变化,利用终端开路(open ended)(无回授)解决方法以提供更恒定的转换率。产生第一性能相依电流和参考电流并产生第三电流,该第三电流与使用该参考电流和该性能相依电流之性能有相反关系。第三电流供应至形成该输出驱动器之一部分之第一晶体管电路之闸极,由此而控制转换率。
-
公开(公告)号:TW201141065A
公开(公告)日:2011-11-16
申请号:TW099137779
申请日:2010-11-03
Applicant: 精工電子有限公司
IPC: H03K
CPC classification number: H03K19/00384 , H03K3/011 , H03K3/3565
Abstract: 〔課題〕提供一種:將滯後電壓或者是回應速度之電源電壓依存性作舒緩,並且具備有能夠在廣幅度之範圍的電源電壓條件下而動作之滯後特性的輸入電路。〔解決手段〕設置有:在低電源電壓條件下而滯後電壓變小的電路(PMOS電晶體101~103以及換流器501)、和在低電源電壓條件下而滯後電壓變大的電路(PMOS電晶體101、104以及換流器501)。
Abstract in simplified Chinese: 〔课题〕提供一种:将滞后电压或者是回应速度之电源电压依存性作舒缓,并且具备有能够在广幅度之范围的电源电压条件下而动作之滞后特性的输入电路。〔解决手段〕设置有:在低电源电压条件下而滞后电压变小的电路(PMOS晶体管101~103以及换流器501)、和在低电源电压条件下而滞后电压变大的电路(PMOS晶体管101、104以及换流器501)。
-
18.正反器電路與漏電流抑制電路 FLIP FLOP CIRCUIT AND LEAKAGE CURRENT SUPPRESSION CIRCUIT 审中-公开
Simplified title: 正反器电路与漏电流抑制电路 FLIP FLOP CIRCUIT AND LEAKAGE CURRENT SUPPRESSION CIRCUIT公开(公告)号:TW201136168A
公开(公告)日:2011-10-16
申请号:TW099110305
申请日:2010-04-02
Applicant: 國立臺灣大學
IPC: H03K
CPC classification number: H03K19/0963 , H03K19/00384
Abstract: 一種正反器電路,包括D型正反器以及漏電流抑制電路。D型正反器接收輸入信號與時脈信號,並且根據時脈信號之一上升緣或下降緣輸出輸入信號之信號位準作為輸出信號。漏電流抑制電路用以偵測流經D型正反器之至少一浮接節點之漏電流所造成的輸出錯誤,並補償漏電流以修正輸出錯誤,其中漏電流抑制電路包括一偵測電路以及一補償電路。偵測電路接收輸出信號以及時脈信號,並且偵測輸出錯誤是否已發生,以產生一偵測結果。補償電路用以根據偵測結果補償漏電流,以修正輸出錯誤。
Abstract in simplified Chinese: 一种正反器电路,包括D型正反器以及漏电流抑制电路。D型正反器接收输入信号与时脉信号,并且根据时脉信号之一上升缘或下降缘输出输入信号之信号位准作为输出信号。漏电流抑制电路用以侦测流经D型正反器之至少一浮接节点之漏电流所造成的输出错误,并补偿漏电流以修正输出错误,其中漏电流抑制电路包括一侦测电路以及一补偿电路。侦测电路接收输出信号以及时脉信号,并且侦测输出错误是否已发生,以产生一侦测结果。补偿电路用以根据侦测结果补偿漏电流,以修正输出错误。
-
公开(公告)号:TW201025860A
公开(公告)日:2010-07-01
申请号:TW098136647
申请日:2009-10-29
Applicant: NEC電子股份有限公司
Inventor: 本多悠里
IPC: H03K
CPC classification number: H03K19/018521 , H03K19/00384
Abstract: 本發明提供一種位準偏移電路,在令可因應於供給電流値而改變的供應電壓作為最低位準的供應電壓時,可抑制其輸入電壓範圍隨可變的供應電壓之値一同變化。其包含:電阻器R21,其一端接地;第1FET E21,其汲極與閘極與連接到電阻器R21的另一端,且其源極連接到第1電源CPOUT;第2FET E22,其源極連接到第1電源CPOUT,且其閘極連接到第1FET E21的閘極;電阻器R22,其一端連接到第2FET E22的汲極;第3FET E23,其源極連接到電阻器R22的另一端,其閘極介由電阻器R23而連接到輸入端子Vin;定電流源A,連接在第3FET汲極與第2電源VDD間;第4FET E24,其閘極輸入第2FET的汲極電位,其汲極連接到輸出端子Vout,且其源極連接到CPOUT;以及空乏式FET D21,其汲極連接到電源VDD,且其閘極與源極連接到Vout。定電流源A包含:空乏式FET D20;以及電阻器R20;FET D20的汲極連接到電源VDD,且源極連接到電阻器R20一端,電阻器R20另一端連接到FET D20的閘極與第3FET E23的汲極。
Abstract in simplified Chinese: 本发明提供一种位准偏移电路,在令可因应于供给电流値而改变的供应电压作为最低位准的供应电压时,可抑制其输入电压范围随可变的供应电压之値一同变化。其包含:电阻器R21,其一端接地;第1FET E21,其汲极与闸极与连接到电阻器R21的另一端,且其源极连接到第1电源CPOUT;第2FET E22,其源极连接到第1电源CPOUT,且其闸极连接到第1FET E21的闸极;电阻器R22,其一端连接到第2FET E22的汲极;第3FET E23,其源极连接到电阻器R22的另一端,其闸极介由电阻器R23而连接到输入端子Vin;定电流源A,连接在第3FET汲极与第2电源VDD间;第4FET E24,其闸极输入第2FET的汲极电位,其汲极连接到输出端子Vout,且其源极连接到CPOUT;以及空乏式FET D21,其汲极连接到电源VDD,且其闸极与源极连接到Vout。定电流源A包含:空乏式FET D20;以及电阻器R20;FET D20的汲极连接到电源VDD,且源极连接到电阻器R20一端,电阻器R20另一端连接到FET D20的闸极与第3FET E23的汲极。
-
20.增進系統層級靜電防護之邏輯閂鎖裝置 LOGIC-LATCHING APPARATUS FOR IMPROVING SYSTEM-LEVEL ELECTROSTATIC DISCHARGE ROBUSTNESS 失效
Simplified title: 增进系统层级静电防护之逻辑闩锁设备 LOGIC-LATCHING APPARATUS FOR IMPROVING SYSTEM-LEVEL ELECTROSTATIC DISCHARGE ROBUSTNESS公开(公告)号:TWI300291B
公开(公告)日:2008-08-21
申请号:TW095108953
申请日:2006-03-16
Applicant: 聯詠科技股份有限公司 NOVATEK MICROELECTRONICS CORP.
Inventor: 張智毅 CHANG, CHYH-YIH , 黃靖驊 HUANG, CHING-HUA
IPC: H03K
CPC classification number: H03K19/007 , H03K19/00384 , H03K19/094
Abstract: 一種邏輯閂鎖裝置,包括干擾事件檢測單元、組合邏
輯單元以及閂鎖單元。干擾事件檢測單元檢測系統是否發
生干擾事件(例如靜電放電)。閂鎖單元耦接至干擾事件
檢測單元與組合邏輯單元,用以閂鎖組合邏輯單元之狀
態。其中當干擾事件檢測單元之輸出表示發生干擾事件
時,閂鎖單元依據其內部已閂鎖之該組合邏輯單元狀態,
而提供對應之輸入訊號給組合邏輯單元之輸入端,以防止
干擾事件影響組合邏輯單元之狀態。Abstract in simplified Chinese: 一种逻辑闩锁设备,包括干扰事件检测单元、组合逻 辑单元以及闩锁单元。干扰事件检测单元检测系统是否发 生干扰事件(例如静电放电)。闩锁单元耦接至干扰事件 检测单元与组合逻辑单元,用以闩锁组合逻辑单元之状 态。其中当干扰事件检测单元之输出表示发生干扰事件 时,闩锁单元依据其内部已闩锁之该组合逻辑单元状态, 而提供对应之输入信号给组合逻辑单元之输入端,以防止 干扰事件影响组合逻辑单元之状态。