連續漸近式類比數位轉換器及其比較器誤差的校正方法
    21.
    发明专利
    連續漸近式類比數位轉換器及其比較器誤差的校正方法 审中-公开
    连续渐近式模拟数码转换器及其比较器误差的校正方法

    公开(公告)号:TW201614961A

    公开(公告)日:2016-04-16

    申请号:TW104130354

    申请日:2015-09-14

    Abstract: 一種連續漸近式(SAR)類比數位轉換器(ADC)及其比較器誤差的校正方法。在連續漸近式類比數位轉換器中,多路取樣電路取樣一輸入電壓或一共模電壓成一取樣電壓。取樣電壓加上轉換電壓與誤差修正電壓,然後輸入至比較器。比較器決定取樣電壓、轉換電壓與誤差修正電壓的加總的誤差的極性。基於此極性,轉換電壓與誤差修正電壓反覆地進行連續漸近處理以補償來自取樣後之輸入電壓或取樣後之共模電壓的加總的誤差。

    Abstract in simplified Chinese: 一种连续渐近式(SAR)模拟数码转换器(ADC)及其比较器误差的校正方法。在连续渐近式模拟数码转换器中,多路采样电路采样一输入电压或一共模电压成一采样电压。采样电压加上转换电压与误差修正电压,然后输入至比较器。比较器决定采样电压、转换电压与误差修正电压的加总的误差的极性。基于此极性,转换电压与误差修正电压反复地进行连续渐近处理以补偿来自采样后之输入电压或采样后之共模电压的加总的误差。

    具電流不匹配校正功能之以零界交越偵測器為基礎的類比數位轉換器
    22.
    发明专利
    具電流不匹配校正功能之以零界交越偵測器為基礎的類比數位轉換器 审中-公开
    具电流不匹配校正功能之以零界交越侦测器为基础的模拟数码转换器

    公开(公告)号:TW201334423A

    公开(公告)日:2013-08-16

    申请号:TW101103625

    申请日:2012-02-03

    CPC classification number: H03M1/1023 H03M1/0682 H03M1/164

    Abstract: 本發明揭露一種具電流不匹配校正功能之以零界交越偵測器為基礎的類比數位轉換器,其可提高全差動零界交越電路的解析度、能源效率和採樣率,且已實現於90奈米的CMOS技術。此電路主要修正了偏移誤差,並引入電流源分離技術與數位校正機制來修正多個電流源間不匹配的問題。

    Abstract in simplified Chinese: 本发明揭露一种具电流不匹配校正功能之以零界交越侦测器为基础的模拟数码转换器,其可提高全差动零界交越电路的分辨率、能源效率和采样率,且已实现于90奈米的CMOS技术。此电路主要修正了偏移误差,并引入电流源分离技术与数码校正机制来修正多个电流源间不匹配的问题。

    訊號處理系統及其自我校準數位類比轉換方法 SIGNAL PROCESSING UNIT AND SELF-CALIBRATION DIGITAL-TO-ANALOG CONVERTING METHOD THEREOF
    23.
    发明专利
    訊號處理系統及其自我校準數位類比轉換方法 SIGNAL PROCESSING UNIT AND SELF-CALIBRATION DIGITAL-TO-ANALOG CONVERTING METHOD THEREOF 审中-公开
    信号处理系统及其自我校准数码模拟转换方法 SIGNAL PROCESSING UNIT AND SELF-CALIBRATION DIGITAL-TO-ANALOG CONVERTING METHOD THEREOF

    公开(公告)号:TW201249111A

    公开(公告)日:2012-12-01

    申请号:TW100117787

    申请日:2011-05-20

    IPC: H03M

    CPC classification number: H03M1/1023 H03M1/1014 H03M1/742

    Abstract: 一種訊號處理系統,其包括一數位類比轉換器、一比較單元以及一控制單元。數位類比轉換器接收一數位輸入並產生一輸出電壓。比較單元接收輸出電壓並比較第一輸出電壓與一參考電壓,以產生一輸出値。控制單元接收輸出値,並據此利用韌體或軟體以數値映射方式產生數位輸入,以校正數位類比轉換器。另外,一種自我校準數位類比轉換方法亦被提出。

    Abstract in simplified Chinese: 一种信号处理系统,其包括一数码模拟转换器、一比较单元以及一控制单元。数码模拟转换器接收一数码输入并产生一输出电压。比较单元接收输出电压并比较第一输出电压与一参考电压,以产生一输出値。控制单元接收输出値,并据此利用固件或软件以数値映射方式产生数码输入,以校正数码模拟转换器。另外,一种自我校准数码模拟转换方法亦被提出。

    固態攝像裝置、攝像裝置、電子機器類比數位轉換裝置、類比數位轉換方法
    24.
    发明专利
    固態攝像裝置、攝像裝置、電子機器類比數位轉換裝置、類比數位轉換方法 审中-公开
    固态摄像设备、摄像设备、电子机器模拟数码转换设备、模拟数码转换方法

    公开(公告)号:TW201012075A

    公开(公告)日:2010-03-16

    申请号:TW098118941

    申请日:2009-06-06

    IPC: H03M H04N

    Abstract: 本發明係在參照訊號比較型之類比數位轉換方式中,就參照訊號SLP_ADC與像素訊號電壓Vx之P相‧D相之各個進行比較,並依據比較之結果而計數計數時脈CKcnt1。計數結果之資料成為P相‧D相之差分的訊號資料Dsig,亦進行CDS處理。此時,就像素訊號電壓Vx之P相‧D相之各個進行反覆W次n位元之類比數位轉換處理,將此等相加並執行數位積分處理。而不會發生由於在類比區域進行相加所產生之弊害。考量雖訊號資料雖成為W倍,但雜訊成為√W倍。在類比區域之處理中不可能存在之伴隨類比數位轉換而有的量子化雜訊及電路雜訊等之隨機雜訊問題獲得減緩,雜訊減低。

    Abstract in simplified Chinese: 本发明系在参照信号比较型之模拟数码转换方式中,就参照信号SLP_ADC与像素信号电压Vx之P相‧D相之各个进行比较,并依据比较之结果而计数计数时脉CKcnt1。计数结果之数据成为P相‧D相之差分的信号数据Dsig,亦进行CDS处理。此时,就像素信号电压Vx之P相‧D相之各个进行反复W次n比特之模拟数码转换处理,将此等相加并运行数码积分处理。而不会发生由于在模拟区域进行相加所产生之弊害。考量虽信号数据虽成为W倍,但噪声成为√W倍。在模拟区域之处理中不可能存在之伴随模拟数码转换而有的量子化噪声及电路噪声等之随机噪声问题获得减缓,噪声减低。

    零位準誤差自動補償電路與方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION
    25.
    发明专利
    零位準誤差自動補償電路與方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION 有权
    零位准误差自动补偿电路与方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION

    公开(公告)号:TWI260142B

    公开(公告)日:2006-08-11

    申请号:TW093136264

    申请日:2004-11-25

    IPC: H04L H03M

    CPC classification number: H03M1/1023

    Abstract: 一種用於視訊類比數位轉換器的零位準誤差自動補償電路與其對應方法,此電路耦接於一管線式類比數位轉換器之最後級與一差動訊號緩衝器之間,包括一指示訊號產生器、一校正電位產生器以及一時間控制器。指示訊號產生器輸出一指示訊號,以指示管線式類比數位轉換器之輸出是否偏高或偏低。校正電位產生器提供一校正電位至差動訊號緩衝器,並於根據一延遲訊號所決定之一校正時段內,根據指示訊號調整校正電位。時間控制器則輸出上述之延遲訊號,以影響校正時段,使管線式類比數位轉換器之補償速度小於轉換延遲速度,讓補償迴路穩定。

    Abstract in simplified Chinese: 一种用于视频模拟数码转换器的零位准误差自动补偿电路与其对应方法,此电路耦接于一管线式模拟数码转换器之最后级与一差动信号缓冲器之间,包括一指示信号产生器、一校正电位产生器以及一时间控制器。指示信号产生器输出一指示信号,以指示管线式模拟数码转换器之输出是否偏高或偏低。校正电位产生器提供一校正电位至差动信号缓冲器,并于根据一延迟信号所决定之一校正时段内,根据指示信号调整校正电位。时间控制器则输出上述之延迟信号,以影响校正时段,使管线式模拟数码转换器之补偿速度小于转换延迟速度,让补偿回路稳定。

    背景校正之主動內插式資料轉換電路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION
    26.
    发明专利
    背景校正之主動內插式資料轉換電路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION 有权
    背景校正之主动内插式数据转换电路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION

    公开(公告)号:TWI256772B

    公开(公告)日:2006-06-11

    申请号:TW093111860

    申请日:2004-04-28

    IPC: H03M

    CPC classification number: H03M1/1023 H03M1/0682 H03M1/1004 H03M1/206 H03M1/365

    Abstract: 本發明提供一種資料轉換電路用來將一輸入訊號轉換成相對應之數位訊號。該資料轉換電路包含有兩組比較單元,可交替式進行輸入訊號之量化,並產生相對應之數位訊號以表示該輸入訊號與各參考訊號比較之結果。各比較單元包含有一正輸出端與一負輸出端,以及各數位訊號係由各比較單元之正輸出端與負輸出端之輸出以差動方式產生。當一組比較單元進行歸零校正時,利用另一組比較單元以主動內插方式完成資料轉換來產生相對應數位訊號。

    Abstract in simplified Chinese: 本发明提供一种数据转换电路用来将一输入信号转换成相对应之数码信号。该数据转换电路包含有两组比较单元,可交替式进行输入信号之量化,并产生相对应之数码信号以表示该输入信号与各参考信号比较之结果。各比较单元包含有一正输出端与一负输出端,以及各数码信号系由各比较单元之正输出端与负输出端之输出以差动方式产生。当一组比较单元进行归零校正时,利用另一组比较单元以主动内插方式完成数据转换来产生相对应数码信号。

    校正二數位類比轉換器間之增益不平衡之方法與相關裝置 METHOD AND RELATED APPARATUS FOR CALIBRATING GAIN MISMATCH BETWEEN TWO DACS
    28.
    发明专利
    校正二數位類比轉換器間之增益不平衡之方法與相關裝置 METHOD AND RELATED APPARATUS FOR CALIBRATING GAIN MISMATCH BETWEEN TWO DACS 审中-公开
    校正二数码模拟转换器间之增益不平衡之方法与相关设备 METHOD AND RELATED APPARATUS FOR CALIBRATING GAIN MISMATCH BETWEEN TWO DACS

    公开(公告)号:TW200533084A

    公开(公告)日:2005-10-01

    申请号:TW093131387

    申请日:2004-10-15

    IPC: H03M

    CPC classification number: H03M1/1023 H03M1/1014 H03M1/66

    Abstract: 一種校正二數位類比轉換器間之增益不平衡的方法與相關裝置。該方法包含有:計算一第一數位類比轉換器所對應之一第一增益值;使用一第一控制值控制一增益放大器,並計算一第二數位類比轉換器與該增益放大器所對應之一第二增益值;使用一第二控制值控制該增益放大器,並計算該第二數位類比轉換器與該增益放大器所對應之一第三增益值;以不使用預設特性參數之方式,依據該第一、第二、第三增益值以及該第一、第二控制值計算出一校正控制值;以及使用該校正控制值來控制該增益放大器,以校正該二數位類比轉換器間之增益不平衡。

    Abstract in simplified Chinese: 一种校正二数码模拟转换器间之增益不平衡的方法与相关设备。该方法包含有:计算一第一数码模拟转换器所对应之一第一增益值;使用一第一控制值控制一增益放大器,并计算一第二数码模拟转换器与该增益放大器所对应之一第二增益值;使用一第二控制值控制该增益放大器,并计算该第二数码模拟转换器与该增益放大器所对应之一第三增益值;以不使用默认特性参数之方式,依据该第一、第二、第三增益值以及该第一、第二控制值计算出一校正控制值;以及使用该校正控制值来控制该增益放大器,以校正该二数码模拟转换器间之增益不平衡。

    半導體積體電路
    29.
    发明专利
    半導體積體電路 审中-公开
    半导体集成电路

    公开(公告)号:TW200513041A

    公开(公告)日:2005-04-01

    申请号:TW093116750

    申请日:2004-06-10

    IPC: H03M

    CPC classification number: H03M1/1023 H03M1/46 H03M1/682 H03M1/765

    Abstract: (課題)縮短AD轉換轉換處理時間(解決手段)當由包含可將經由外部端子所取入的類比信號轉換為數位信號的AD轉換器而構成半導體積體電路時,則上述AD轉換器包含有:用於產生比較用電壓的梯形電阻電路(182)、取入該梯形電阻電路之輸出電壓的運算放大器(OP1、OP2)、藉著讓上述運算放大器之輸入端子與輸出端子產生短路而校正上述運算放大器之偏移的開關(SW1、SW2)、及將上述運算放大器之輸出電壓與上述類比信號加以比較的比較電路(186)。藉此,可以減低從梯形電阻電路所輸出的電流,而達成取樣電容器之充放電的高速化。

    Abstract in simplified Chinese: (课题)缩短AD转换转换处理时间(解决手段)当由包含可将经由外部端子所取入的模拟信号转换为数码信号的AD转换器而构成半导体集成电路时,则上述AD转换器包含有:用于产生比较用电压的梯形电阻电路(182)、取入该梯形电阻电路之输出电压的运算放大器(OP1、OP2)、借着让上述运算放大器之输入端子与输出端子产生短路而校正上述运算放大器之偏移的开关(SW1、SW2)、及将上述运算放大器之输出电压与上述模拟信号加以比较的比较电路(186)。借此,可以减低从梯形电阻电路所输出的电流,而达成采样电容器之充放电的高速化。

    背景校正之主動內差式資料轉換電路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION
    30.
    发明专利
    背景校正之主動內差式資料轉換電路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION 审中-公开
    背景校正之主动内差式数据转换电路 DATA CONVERTER WITH BACKGROUND AUTO-ZEROING VIA ACTIVE INTERPOLATION

    公开(公告)号:TW200505168A

    公开(公告)日:2005-02-01

    申请号:TW093111860

    申请日:2004-04-28

    IPC: H03M

    CPC classification number: H03M1/1023 H03M1/0682 H03M1/1004 H03M1/206 H03M1/365

    Abstract: 本發明提供一種資料轉換電路用來將一輸入訊號轉換成相對應之數位訊號。該資料轉換電路包含有兩組比較單元,可交替式進行輸入訊號之量化,並產生相對應之數位訊號以表示該輸入訊號與各參考訊號比較之結果。各比較單元包含有一正輸出端與一負輸出端,以及各數位訊號係由各比較單元之正輸出端與負輸出端之輸出以差動方式產生。當一組比較單元進行歸零校正時,利用另一組比較單元以主動內差方式完成資料轉換來產生相對應數位訊號。

    Abstract in simplified Chinese: 本发明提供一种数据转换电路用来将一输入信号转换成相对应之数码信号。该数据转换电路包含有两组比较单元,可交替式进行输入信号之量化,并产生相对应之数码信号以表示该输入信号与各参考信号比较之结果。各比较单元包含有一正输出端与一负输出端,以及各数码信号系由各比较单元之正输出端与负输出端之输出以差动方式产生。当一组比较单元进行归零校正时,利用另一组比较单元以主动内差方式完成数据转换来产生相对应数码信号。

Patent Agency Ranking