固態成像裝置、固態成像裝置之驅動方法及照相機 SOLID-STATE IMAGING DEVICE, METHOD OF DRIVING SOLID-STATE IMAGING DEVICE AND CAMERA
    41.
    发明专利
    固態成像裝置、固態成像裝置之驅動方法及照相機 SOLID-STATE IMAGING DEVICE, METHOD OF DRIVING SOLID-STATE IMAGING DEVICE AND CAMERA 审中-公开
    固态成像设备、固态成像设备之驱动方法及照相机 SOLID-STATE IMAGING DEVICE, METHOD OF DRIVING SOLID-STATE IMAGING DEVICE AND CAMERA

    公开(公告)号:TW200803472A

    公开(公告)日:2008-01-01

    申请号:TW096107402

    申请日:2007-03-03

    IPC: H04N

    CPC classification number: H04N5/3598 H03M1/1023 H03M1/1295 H03M1/56

    Abstract: 一種固態成像裝置,包含:一成行並列配置方式的類比-數位轉換器單元,該類比-數位轉換器單元具有配置成使入射光量轉換成電信號的多個像素,其中獲得自該像素的類比信號被轉換成數位信號,其中該類比-數位轉換器單元包含:一比較器,係可操作來使一由該像素所取得之類比信號係自其輸出之行信號線的値與一參考線的値做比較,以及一計數器,係可操作來測量在當由該比較器所進行的比較完成結束時之時段,並儲存該比較結果,其中該固態成像裝置進一步包含:用以控制該比較器之輸出的模組,係可操作來根據該比較器之該輸出而控制該比較器之該輸出。

    Abstract in simplified Chinese: 一种固态成像设备,包含:一成行并列配置方式的模拟-数码转换器单元,该模拟-数码转换器单元具有配置成使入射光量转换成电信号的多个像素,其中获得自该像素的模拟信号被转换成数码信号,其中该模拟-数码转换器单元包含:一比较器,系可操作来使一由该像素所取得之模拟信号系自其输出之行信号线的値与一参考线的値做比较,以及一计数器,系可操作来测量在当由该比较器所进行的比较完成结束时之时段,并存储该比较结果,其中该固态成像设备进一步包含:用以控制该比较器之输出的模块,系可操作来根据该比较器之该输出而控制该比较器之该输出。

    零位準誤差自動補償電路與方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION
    42.
    发明专利
    零位準誤差自動補償電路與方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION 审中-公开
    零位准误差自动补偿电路与方法 CIRCUIT AND METHOD FOR ZERO OFFSET AUTO-CALIBRATION

    公开(公告)号:TW200618552A

    公开(公告)日:2006-06-01

    申请号:TW093136264

    申请日:2004-11-25

    IPC: H04L H03M

    CPC classification number: H03M1/1023

    Abstract: 一種用於視訊類比數位轉換器的零位準誤差自動補償電路與其對應方法,此電路耦接於一管線式類比數位轉換器之最後級與一差動訊號緩衝器之間,包括一指示訊號產生器、一校正電位產生器以及一時間控制器。指示訊號產生器輸出一指示訊號,以指示管線式類比數位轉換器之輸出是否偏高或偏低。校正電位產生器提供一校正電位至差動訊號緩衝器,並於根據一延遲訊號所決定之一校正時段內,根據指示訊號調整校正電位。時間控制器則輸出上述之延遲訊號,以影響校正時段,使管線式類比數位轉換器之補償速度小於轉換延遲速度,讓補償迴路穩定。

    Abstract in simplified Chinese: 一种用于视频模拟数码转换器的零位准误差自动补偿电路与其对应方法,此电路耦接于一管线式模拟数码转换器之最后级与一差动信号缓冲器之间,包括一指示信号产生器、一校正电位产生器以及一时间控制器。指示信号产生器输出一指示信号,以指示管线式模拟数码转换器之输出是否偏高或偏低。校正电位产生器提供一校正电位至差动信号缓冲器,并于根据一延迟信号所决定之一校正时段内,根据指示信号调整校正电位。时间控制器则输出上述之延迟信号,以影响校正时段,使管线式模拟数码转换器之补偿速度小于转换延迟速度,让补偿回路稳定。

    類比至數位轉換器及其校正方法以及校正設備
    43.
    发明专利
    類比至數位轉換器及其校正方法以及校正設備 审中-公开
    模拟至数码转换器及其校正方法以及校正设备

    公开(公告)号:TW201919345A

    公开(公告)日:2019-05-16

    申请号:TW106137537

    申请日:2017-10-31

    CPC classification number: H03M1/1023 H03M1/0607 H03M1/1061 H03M1/466 H03M1/804

    Abstract: 本發明提出一種校正方法包括以下步驟:提供第一電荷量至比較器的第一輸入端;藉由多個切換電容組的其中之一提供第二電荷量至比較器的第二輸入端,並且藉由這些切換電容組的至少其中之另一提供補償電荷量至比較器的第二輸入端;藉由比較器比較第一輸入端接收的電壓值以及第二輸入端接收的電壓值,並且輸出電壓比較結果至控制器;以及若控制器依據電壓比較結果判斷提供至第二輸入端的電荷量近似於提供至第一輸入端的電荷量,則藉由控制器記錄校正電荷量至控制器儲存的查找表。另外,一種類比至數位轉換器以及一種校正設備亦被提出。

    Abstract in simplified Chinese: 本发明提出一种校正方法包括以下步骤:提供第一电荷量至比较器的第一输入端;借由多个切换电容组的其中之一提供第二电荷量至比较器的第二输入端,并且借由这些切换电容组的至少其中之另一提供补偿电荷量至比较器的第二输入端;借由比较器比较第一输入端接收的电压值以及第二输入端接收的电压值,并且输出电压比较结果至控制器;以及若控制器依据电压比较结果判断提供至第二输入端的电荷量近似于提供至第一输入端的电荷量,则借由控制器记录校正电荷量至控制器存储的查找表。另外,一种模拟至数码转换器以及一种校正设备亦被提出。

    固體攝像裝置、驅動控制方法、及攝像裝置
    46.
    发明专利
    固體攝像裝置、驅動控制方法、及攝像裝置 有权
    固体摄像设备、驱动控制方法、及摄像设备

    公开(公告)号:TWI368437B

    公开(公告)日:2012-07-11

    申请号:TW097136885

    申请日:2008-09-25

    Inventor: 稻田喜昭

    IPC: H04N

    Abstract: 本發明係有關於,在AD轉換之解析力變更之際,能以更為簡單之構成,來進行僅需要編耕之脈衝的變更的固體攝像裝置、驅動控制方法、及攝像裝置。
    當AD轉換之解析力之模式是處於9位元模式時,則解碼器(102)係僅使H計數器(104)作動。當AD轉換之解析力之模式係處於10位元模式或12位元模式的情況下,則解碼器(102)係當H計數器(104)之計數值已達到暫存器(101)中所記憶之開始計數值時,令H計數器(104)的計數動作停止進行,並且令怠轉計數器(106)的計數開始進行;當怠轉計數器(106)之計數值已達暫存器(101)中所記憶之計數數時,令H計數器(104)的計數繼續進行。本發明係可適用於例如採用縱欄AD轉換方式的影像感測器。

    Abstract in simplified Chinese: 本发明系有关于,在AD转换之解析力变更之际,能以更为简单之构成,来进行仅需要编耕之脉冲的变更的固体摄像设备、驱动控制方法、及摄像设备。 当AD转换之解析力之模式是处于9比特模式时,则译码器(102)系仅使H计数器(104)作动。当AD转换之解析力之模式系处于10比特模式或12比特模式的情况下,则译码器(102)系当H计数器(104)之计数值已达到寄存器(101)中所记忆之开始计数值时,令H计数器(104)的计数动作停止进行,并且令怠转计数器(106)的计数开始进行;当怠转计数器(106)之计数值已达寄存器(101)中所记忆之计数数时,令H计数器(104)的计数继续进行。本发明系可适用于例如采用纵栏AD转换方式的影像传感器。

    固體攝像裝置、固體攝像裝置之驅動方法及攝像裝置
    47.
    发明专利
    固體攝像裝置、固體攝像裝置之驅動方法及攝像裝置 失效
    固体摄像设备、固体摄像设备之驱动方法及摄像设备

    公开(公告)号:TWI339528B

    公开(公告)日:2011-03-21

    申请号:TW096135967

    申请日:2007-09-27

    Inventor: 大池祐輔

    IPC: H04N H03M

    Abstract: 本發明可在安裝列並列(Column-Parallel)ADC之CMOS影像感測器中,高速執行高解析度AD轉換。在安裝列並列ADC之CMOS影像感測器10中,使用斜坡之斜度相異之參考電壓Vref1~Vref4與參考電壓Vref5,並在行處理電路15具有比較單位像素11之輸出電壓Vx與參考電壓Vref1~Vref4之比較電路32及比較參考電壓Vref1~Vref4與參考電壓Vref5之比較電路33,藉比較電路32、33及升降計數器34之各動作高速執行高解析度AD轉換。

    Abstract in simplified Chinese: 本发明可在安装列并列(Column-Parallel)ADC之CMOS影像传感器中,高速运行高分辨率AD转换。在安装列并列ADC之CMOS影像传感器10中,使用斜坡之斜度相异之参考电压Vref1~Vref4与参考电压Vref5,并在行处理电路15具有比较单位像素11之输出电压Vx与参考电压Vref1~Vref4之比较电路32及比较参考电压Vref1~Vref4与参考电压Vref5之比较电路33,藉比较电路32、33及升降计数器34之各动作高速运行高分辨率AD转换。

    資料處理器,固態成像裝置,成像裝置,及電子設備 DATA PROCESSOR, SOLID-STATE IMAGING DEVICE, IMAGING DEVICE, AND ELECTRONIC APPARATUS
    49.
    发明专利
    資料處理器,固態成像裝置,成像裝置,及電子設備 DATA PROCESSOR, SOLID-STATE IMAGING DEVICE, IMAGING DEVICE, AND ELECTRONIC APPARATUS 审中-公开
    数据处理器,固态成像设备,成像设备,及电子设备 DATA PROCESSOR, SOLID-STATE IMAGING DEVICE, IMAGING DEVICE, AND ELECTRONIC APPARATUS

    公开(公告)号:TW200935886A

    公开(公告)日:2009-08-16

    申请号:TW097138210

    申请日:2008-10-03

    IPC: H03M H04N

    Abstract: 一種資料處理器包括:產生參考信號之參考信號產生器,其逐漸改變以提升該處理信號之振幅;比較器,比較該處理信號與該參考信號產生器所產生之該參考信號;計數期間控制器,判斷以執行實數計數作業或補數計數作業;計數器,於該計數期間控制器所判斷之計數期間執行該計數作業,並經由於該計數作業完成時儲存該計數値而獲得數位資料之預定位準;及校正器,經由校正該補數計數作業而獲得做為實數之値的該數位資料。該計數期間控制器依據預定標準而獨立地控制該計數器的該實數計數作業及該補數計數作業。

    Abstract in simplified Chinese: 一种数据处理器包括:产生参考信号之参考信号产生器,其逐渐改变以提升该处理信号之振幅;比较器,比较该处理信号与该参考信号产生器所产生之该参考信号;计数期间控制器,判断以运行实数计数作业或补数计数作业;计数器,于该计数期间控制器所判断之计数期间运行该计数作业,并经由于该计数作业完成时存储该计数値而获得数码数据之预定位准;及校正器,经由校正该补数计数作业而获得做为实数之値的该数码数据。该计数期间控制器依据预定标准而独立地控制该计数器的该实数计数作业及该补数计数作业。

    固體攝像裝置、驅動控制方法、及攝像裝置
    50.
    发明专利
    固體攝像裝置、驅動控制方法、及攝像裝置 审中-公开
    固体摄像设备、驱动控制方法、及摄像设备

    公开(公告)号:TW200926793A

    公开(公告)日:2009-06-16

    申请号:TW097136885

    申请日:2008-09-25

    IPC: H04N

    Abstract: 本發明係有關於,在AD轉換之解析力變更之際,能以更為簡單之構成,來進行僅需要編耕之脈衝的變更的固體攝像裝置、驅動控制方法、及攝像裝置。當AD轉換之解析力之模式是處於9位元模式時,則解碼器(102)係僅使H計數器(104)作動。當AD轉換之解析力之模式係處於10位元模式或12位元模式的情況下,則解碼器(102)係當H計數器(104)之計數値已達到暫存器(101)中所記憶之開始計數値時,令H計數器(104)的計數動作停止進行,並且令怠轉計數器(106)的計數開始進行;當怠轉計數器(106)之計數値已達暫存器(101)中所記憶之計數數時,令H計數器(104)的計數繼續進行。本發明係可適用於例如採用縱欄AD轉換方式的影像感測器。

    Abstract in simplified Chinese: 本发明系有关于,在AD转换之解析力变更之际,能以更为简单之构成,来进行仅需要编耕之脉冲的变更的固体摄像设备、驱动控制方法、及摄像设备。当AD转换之解析力之模式是处于9比特模式时,则译码器(102)系仅使H计数器(104)作动。当AD转换之解析力之模式系处于10比特模式或12比特模式的情况下,则译码器(102)系当H计数器(104)之计数値已达到寄存器(101)中所记忆之开始计数値时,令H计数器(104)的计数动作停止进行,并且令怠转计数器(106)的计数开始进行;当怠转计数器(106)之计数値已达寄存器(101)中所记忆之计数数时,令H计数器(104)的计数继续进行。本发明系可适用于例如采用纵栏AD转换方式的影像传感器。

Patent Agency Ranking