非易失性逻辑阵列的可定制的备份和恢复
摘要:
可配置处理设备(100)的设计和操作,以优化机器状态从非易失性存储恢复期间的唤醒时间和峰值功率消耗。处理设备包括多个非易失性逻辑元件阵列(110),其被配置为存储由处理设备(100)的多个易失性存储元件(120)表示的机器状态。将存储的机器状态从多个非易失性逻辑元件阵列(110)读出到多个易失性存储元件(120)。在制造期间,非易失性逻辑元件阵列(110)中的若干行和每行的若干位基于目标唤醒时间和峰值功率消耗。在另一种方法中,能够以并行方式、顺序方式或其任何组合实现向多个非易失性阵列(110)写入数据或从多个非易失性阵列(110)读取数据,以优化操作特性。
公开/授权文献
0/0