具有调制开关的功率转换

    公开(公告)号:CN113574784B

    公开(公告)日:2024-09-06

    申请号:CN202080021476.7

    申请日:2020-01-28

    IPC分类号: H02M1/44 G05F1/56

    摘要: 一种功率转换器电路(100)包括被配置为转换输入电压以提供输出电压的功率级电路(106)。反馈控制电路(110)被配置为基于输出电压和基准电压生成误差信号。偏移电路(112)被配置为基于时钟信号的调制频率的变化将偏移信号施加到误差信号以提供调节的误差信号。驱动器电路(104)被配置为基于调节的误差信号和时钟信号来驱动功率级电路(106)。

    扬声器与电源和接地短路诊断
    2.
    发明公开

    公开(公告)号:CN118590809A

    公开(公告)日:2024-09-03

    申请号:CN202410213215.5

    申请日:2024-02-27

    IPC分类号: H04R3/12

    摘要: 本申请涉及扬声器与电源和接地短路诊断,并且公开了实施用于放大器电路的扬声器与电源和接地短路诊断的示例系统、装置、制品和方法。本文公开的示例电路包括短路检测线路(150),该短路检测线路具有适于耦合到放大器(110)的输出(120、125)的输入(150、155)以及输出(160),以感测来自放大器(110)的输出(120、125)的输出电流,并且对与来自放大器(110)的输出(120、125)的输出电流相对应的信号进行滤波以测量与输出电流相关联的直流(DC)偏移,其中,短路检测线路输出(160)基于DC偏移指示放大器(110)的输出(120、125)处的短路。

    减轻半导体中的非预期状况的方法、装置和制品

    公开(公告)号:CN118585360A

    公开(公告)日:2024-09-03

    申请号:CN202410233738.6

    申请日:2024-03-01

    IPC分类号: G06F11/07 G06F3/06

    摘要: 本申请提供了减轻半导体中的非预期状况的方法、装置和制品。一种示例装置包括寄存器(206)、用于存储与寄存器(206)相关联的重新配置数据的存储器(110)以及寄存器控制电路(204)。示例寄存器控制电路(204)用于确定存储器(110)是否包含与状态机电路(106)所经历的触发事件相对应的重新配置数据。此外,示例寄存器控制电路(204)将基于确定存储器(110)包含与触发事件相对应的重新配置数据,用重新配置数据中包含的值重新配置在重新配置数据中识别的寄存器(206)。

    带有注入式背栅的集成JFET结构

    公开(公告)号:CN107546276B

    公开(公告)日:2024-09-03

    申请号:CN201710497632.7

    申请日:2017-06-27

    摘要: 本申请公开一种带有注入式背栅的集成JFET结构。一种半导体器件(100),其含有具有沟道层(114)的JFET(112),沟道层(114)在衬底(102)中具有第一导电类型。JFET(112)具有在沟道(114)下方的具有第二相反导电类型的背栅(116)。背栅(116)与沟道层(116)横向对准。通过在半导体器件(100)的衬底(102)上方形成沟道掩模来形成半导体器件(100),该沟道掩模暴露用于沟道掺杂剂的区域。当沟道掩模在适当位置时,沟道掺杂剂注入到由沟道掩模暴露的区域中的衬底(102)中。当沟道掩模在适当位置时,背栅掺杂剂注入到衬底(102)中,使得所注入的沟道掺杂剂与所注入的沟道掺杂剂横向对准。

    用于缓慢外围设备的中断处理方法和设备

    公开(公告)号:CN110249309B

    公开(公告)日:2024-08-30

    申请号:CN201880009131.2

    申请日:2018-01-31

    IPC分类号: G06F9/48

    摘要: 所描述的示例包括用于通过根据第二时钟信号操作的慢时钟域电路(102)管理根据第一时钟信号(FCLK)操作的快时钟域电路(101)的中断的中断处理电路(100)和方法(SCLK),其中中断发生器电路(110)生成与第二时钟信号(SCLK)同步的中断输入信号(INT_IN),并且中断清除电路(114、116)响应于来自第一电路(101)的确认信号(ACK),与第二时钟信号(SCLK)异步地选择性地复位中断发生器电路(110)。

    信号边沿位置编码
    6.
    发明授权

    公开(公告)号:CN109995378B

    公开(公告)日:2024-08-27

    申请号:CN201811652562.9

    申请日:2018-12-29

    IPC分类号: H03M9/00 H02K29/00

    摘要: 本申请公开信号边沿位置编码,一种电路(100)包括串行器模块(110),该串行器模块(110)包括输入级(120),该输入级(120)对输入信号(140)进行采样以在给定时间帧中捕获针对每个输入信号(140)的边沿位置。边沿编码器(124)将针对输入信号(140)的边沿位置编码到分组帧中,以指定针对输入信号(140)的边沿位置在给定时间帧中发生的位置。发送器(130)从边沿解码器(124)接收分组帧,并将分组帧转换到串行数据流(150)中。发送器(130)经由串行数据流(150)传送针对输入信号(140)的边沿位置。

    在毫米波雷达中实现更高压缩比的技术

    公开(公告)号:CN118483667A

    公开(公告)日:2024-08-13

    申请号:CN202410137168.0

    申请日:2024-01-31

    IPC分类号: G01S7/41 H03M7/30 G06F17/14

    摘要: 一种雷达系统(100)可以包括雷达传感器电路(102)、压缩估计电路(104)、压缩电路(106)和数据存储电路(108)。雷达传感器电路(102)可以接收与雷达啁啾信号相关联的传感器数据集。雷达传感器电路(102)可以生成与传感器数据集相关联的范围数据集,该范围数据集可以包括第一范围段的第一范围数据和第二范围段的第二范围数据。压缩估计电路(104)可以确定第一范围数据的第一压缩比和第二范围数据的第二压缩比。压缩电路(106)可以分别基于第一压缩比和第二压缩比压缩第一范围数据和第二范围数据。压缩的第一范围数据和第二范围数据可以存储在数据存储电路(108)处。

    无线通信系统中用于高能效单播传输和多播传输的方法

    公开(公告)号:CN118473620A

    公开(公告)日:2024-08-09

    申请号:CN202410547131.5

    申请日:2014-01-21

    IPC分类号: H04L5/00

    摘要: 本申请涉及无线通信系统中用于高能效单播传输和多播传输的方法。一种将服务小区上的子帧时分多路复用到用户设备(UE)的方法,其中eNodeB通过位图指示通信,其中位图指示使用第一位(位“0”)指示利用旧有长期演进(LTE)传输格式运作的子帧(501、502、503)集合并使用第二位(位“1”)指示利用演进型传输新载波类型(NCT)格式运作的子帧(504)的另一个集合,包括在没有物理下行链路控制信道(PDCCH)控制区域的情况下,密度减小的小区专用参考信号(CRS)传输。

    通过后处理对扩展频谱时钟/频率进行的频谱整形

    公开(公告)号:CN112840543B

    公开(公告)日:2024-08-02

    申请号:CN201980067643.9

    申请日:2019-08-16

    发明人: J·E·高勒

    IPC分类号: H02M1/44 G05F1/46 H02M3/157

    摘要: 一种集成电路(100)。集成电路(100)包括时基发生器(102)和耦合到时基发生器(102)的开关模式直流‑直流(DC‑DC)转换器(104)。时基发生器(102)包括线性反馈移位寄存器(LFSR)(110)和逻辑电路,线性反馈移位寄存器(LFSR)(110)具有输出,逻辑电路包括第一逻辑反相器、第一与逻辑门和第一复用器。第一逻辑反相器具有的输入耦合到LFSR(110)的输出的最高有效位。第一与逻辑门具有的第一输入耦合到LFSR(110)的输出的第二最高有效位,并且具有的第二输入耦合到第一逻辑反相器的输出。第一复用器的选择器输入耦合到第一与逻辑门的输出。