- 专利标题: 一种碳化硅MOSFET沟道自对准工艺实现方法
- 专利标题(英): Silicon carbide MOSFET (metal-oxide-semiconductor field-effect transistor) channel self-alignment process realization method
-
申请号: CN201510564659.4申请日: 2015-09-07
-
公开(公告)号: CN105070663A公开(公告)日: 2015-11-18
- 发明人: 唐亚超 , 申华军 , 彭朝阳 , 白云 , 汤益丹 , 李诚瞻 , 刘国友 , 刘新宇
- 申请人: 中国科学院微电子研究所 , 株洲南车时代电气股份有限公司
- 申请人地址: 北京市朝阳区北土城西路3号
- 专利权人: 中国科学院微电子研究所,株洲南车时代电气股份有限公司
- 当前专利权人: 中国科学院微电子研究所,株洲南车时代电气股份有限公司
- 当前专利权人地址: 北京市朝阳区北土城西路3号
- 代理机构: 北京汇泽知识产权代理有限公司
- 代理商 张瑾
- 主分类号: H01L21/336
- IPC分类号: H01L21/336 ; H01L29/78 ; H01L29/16
摘要:
本发明公开了一种碳化硅MOSFET沟道自对准工艺实现方法,包括:清洗碳化硅外延片;在所述碳化硅外延片上沉积第一层介质层;在所述第一层介质层上沉积第二层介质层;在所述第二层介质层上涂覆光刻胶,并光刻显影出初步的P型基区窗口;光刻胶掩膜刻蚀SiO2介质;以剩余光刻胶和SiO2组合掩膜刻蚀多晶硅,刻蚀完成后去除剩余光刻胶;以多晶硅为离子注入阻挡层,铝离子注入形成P型基区;在所述的多晶硅上沉积并刻蚀SiO2,形成侧墙掩膜;以多晶硅和侧墙为离子注入阻挡层,氮离子注入形成N+源区;去除SiO2及多晶硅,并形成P+离子注入阻挡层;铝离子注入形成P+接触区。本发明通过沉积多晶硅并形成侧墙作为P+接触区域阻挡层,避免该区域注入氮离子,不需要剥离工艺。
公开/授权文献
- CN105070663B 一种碳化硅MOSFET沟道自对准工艺实现方法 公开/授权日:2018-07-20
IPC分类: