晶闸管存储器单元集成电路
摘要:
一种半导体存储器器件包括在基底上形成的存储器单元(MC)的阵列,所述存储器单元(MC)每个从负载元件和晶闸管实现,负载元件和晶闸管定义可切换电流路径,所述可切换电流路径的状态表示由MC存储的易失性位值。对应于所述阵列的各个行的至少一个字线在所述基底上形成,并耦接到针对对应行的MC电流路径。对应于所述阵列的各个列的位线在所述基底上形成,并可以耦接到针对对应列的MC晶闸管的调制掺杂QW界面。电路被配置成对(多个)字线施加电信号以便生成电流,所述电流根据MC的电流路径的状态将所述MC负载元件的相变材料编程为高或低电阻状态中的一个,以用于非易失性备份和恢复目的。
0/0