发明公开
CN105870021A 金属氧化物半导体晶体管的制作方法
无效 - 驳回
- 专利标题: 金属氧化物半导体晶体管的制作方法
- 专利标题(英): Fabrication method of metal oxide semiconductor transistor
-
申请号: CN201610232295.4申请日: 2016-04-14
-
公开(公告)号: CN105870021A公开(公告)日: 2016-08-17
- 发明人: 詹奕鹏 , 张超 , 周儒领 , 张庆勇
- 申请人: 中芯国际集成电路制造(北京)有限公司 , 中芯国际集成电路制造(上海)有限公司
- 申请人地址: 北京市经济技术开发区文昌大道18号
- 专利权人: 中芯国际集成电路制造(北京)有限公司,中芯国际集成电路制造(上海)有限公司
- 当前专利权人: 中芯国际集成电路制造(北京)有限公司,中芯国际集成电路制造(上海)有限公司
- 当前专利权人地址: 北京市经济技术开发区文昌大道18号
- 代理机构: 北京德琦知识产权代理有限公司
- 代理商 梁少微; 王丽琴
- 主分类号: H01L21/336
- IPC分类号: H01L21/336 ; H01L21/28
摘要:
本发明公开了一种金属氧化物半导体晶体管的制作方法,包括:提供一定义有有源区的半导体衬底,在有源区的半导体衬底表面上依次形成栅氧化层和多晶硅栅极;在所述多晶硅栅极的两侧形成栅极轻掺杂掩蔽层;以多晶硅栅极和栅极轻掺杂掩蔽层为掩膜对半导体衬底进行离子注入,形成轻掺杂漏区;在所述栅极轻掺杂掩蔽层的侧面形成侧壁层;以多晶硅栅极、栅极轻掺杂掩蔽层以及侧壁层为遮蔽,在栅极两侧的半导体衬底表面沉积形成第二层多晶硅层;透过第二层多晶硅层,进行源漏离子注入,在半导体衬底中形成源漏极。采用本发明的方案可以减小MOS管的寄生电容。
IPC分类: