一种改进的差分架构XPM存储单元及存储器
摘要:
本发明公开了一种改进的差分架构XPM存储单元及存储器,该存储单元包括差分对称分布的两个完全相同的含有MOS场效应晶体管M1和MOS数据存储元件M2的第一支路以及包含第二支路包括MOS场效应晶体管M3和MOS数据存储元件M4的第二支路,所述MOS场效应晶体管M1和MOS场效应晶体管M3的栅极相连;所述MOS数据存储元件M2与MOS场效应晶体管M1的源极相连,所述MOS数据存储元件M4与MOS场效应晶体管M3的源极相连,分别作为存储单元的源线SL1和SL2;所述MOS场效应晶体管M1和MOS场效应晶体管M3的漏极作为存储单元的两根位线BL1和BL2;还包括用于减少PBTI的影响的PBTI恢复电路。本发明能够有效避免采用基准电路带来的不匹配问题,极大地提高读取的稳定性,同时能够减少PBTI的影响。
0/0