发明公开
- 专利标题: 一种多器件数据同步的自校正方法
-
申请号: CN201810522695.8申请日: 2018-05-28
-
公开(公告)号: CN108880544A公开(公告)日: 2018-11-23
- 发明人: 黄武煌 , 孙凯 , 姜子威 , 高舰 , 邱渡裕 , 赵勇 , 杨扩军 , 蒋俊 , 叶芃
- 申请人: 电子科技大学
- 申请人地址: 四川省成都市高新区(西区)西源大道2006号
- 专利权人: 电子科技大学
- 当前专利权人: 电子科技大学
- 当前专利权人地址: 四川省成都市高新区(西区)西源大道2006号
- 代理机构: 成都行之专利代理事务所
- 代理商 温利平
- 主分类号: H03M1/10
- IPC分类号: H03M1/10
摘要:
本发明公开了一种多器件数据同步的自校正方法,通过在ADC测试模式下,在FPGA内部对BUFR复位信号的延迟调整,并对多核ADC输出的多路数据进行一致性判断,对其结果进行统计分析得到一个最佳延迟设置值,从而保证ADC多核数据之间的同步;在此基础上,不断调节ADC复位信号的延迟,通过对BUFR同步复位信号最佳延迟值的变化来判断ADC复位信号与采样时钟SCLK之间的关系,最终得到ADC复位信号的最佳延迟值,保证ADC复位的稳定;最后,通过在测试模式下对每片ADC采样数据的判断,调节ADC同步寄存器的值来保证多ADC之间的同步,从而实现多ADC之间数据的稳定拼合,提高采集系统的采样率。
公开/授权文献
- CN108880544B 一种多器件数据同步的自校正方法 公开/授权日:2021-08-17