-
-
公开(公告)号:CN117725216A
公开(公告)日:2024-03-19
申请号:CN202311799305.9
申请日:2023-12-25
申请人: 电子科技大学
IPC分类号: G06F16/35 , G06F16/903 , G06F40/216 , G06F40/284
摘要: 本发明公开了一种基于词频和逆文档频率的精准匹配硬件日志分类方法,为基于精准正则匹配算法以及词频和逆文档频率算法对日志进行整理、分类,管理硬件日志和其他文本的辅助程序设计和维护的方法。该方法利用正则匹配进行精准匹配和模糊匹配,从而进行日志的有效整理和分类,并进行原文和筛选的记录和保存,同时新增支持用户自定义筛选规则,如果有默认功能之外的需求,用户可以根据自己的具体需求进行自定义筛选。本发明对复杂和繁琐的硬件开发过程中的日志文件和其他相应文件进行筛选、整理和归类,高效地提取针对本次研发的有用信息,极大地简化了开发流程的的调试环节,缩短了测试和调试的时间,优化了开发过程的测试的效率。
-
公开(公告)号:CN117214526A
公开(公告)日:2023-12-12
申请号:CN202311289103.X
申请日:2023-10-07
申请人: 电子科技大学
IPC分类号: G01R23/02
摘要: 本发明公开了一种基于机器学习和测量范围补偿的信号频率精准测量方法,首先利用LSTM模型的特性,通过LSTM模型对相邻的两路I/Q信号进行平滑预处理,得到更加平滑和准确的I/Q信号,从而使得测量结果更加精准,然后对平滑预处理后的两路I/Q信号在复信号域进行补偿,然后再对补偿后的复信号采用Cordic测频算法,获得补偿后复信号的频率frn_n+1,最后,减去信号采样率fs以消除预补偿,得到根据相邻的两路I/Q信号得到信号频率fn_n+1,从而完成对Cordic算法的测量范围补偿,对数据特性中缺失的范围进行反向补偿和修正,使信号测量范围更大。
-
公开(公告)号:CN111965447B
公开(公告)日:2022-10-18
申请号:CN202010709406.2
申请日:2020-07-22
申请人: 电子科技大学 , 成都菁汇科技有限公司
IPC分类号: G01R31/00 , G01R13/00 , G05B19/042
摘要: 本发明公开了一种硬件可组态的模拟信号综合测试系统包括N个功能测试模块、接口管理模块、上位机,接口管理模块设置有N个通用功能接口和一个标准总线通讯接口,N个功能测试模块分别通过一个通用功能接口与接口管理模块连接,接口管理模块通过标准总线通讯接口和上位机连接,接口管理模块作为功能测试模块与上位机之间控制信号和数据的中转。采用本发明可以实现硬件可组态,从而大大减少了模拟信号综合测试系统的空间占用度,使得测试人员更加方便的对各个测量仪器的参数进行设置以及对测试结果的收集与整理,极大的提高了测试系统的便携性、灵活性以及对测试环境的适应性,同时还可以提高测试系统的测试效率。
-
公开(公告)号:CN110518908B
公开(公告)日:2022-06-14
申请号:CN201910705965.3
申请日:2019-08-01
申请人: 电子科技大学
摘要: 本发明公开了一种基于施密特正交化来消除IQ两路信号相位误差的方法,在不考虑噪声影响下,通过对I、Q通道中混频处理后的信号进行ADC采样,然后,以I通道信号为基准,对Q通道信号进行施密特正交化处理,再将I通道信号和处理后的Q通道信号构成复数信号并进行FFT处理,最后绘制频谱图,观察频谱图是否有镜像谱分量,如果有镜像谱分量,则更新Q通道信号,继续进行施密特正交化,直到绘制的频谱图没有镜像谱分量,从而完成相位误差的校正。
-
公开(公告)号:CN114330553A
公开(公告)日:2022-04-12
申请号:CN202111639271.8
申请日:2021-12-29
申请人: 电子科技大学 , 成都菁汇科技有限公司
摘要: 本发明公开了一种基于集成监督学习算法的数字采集系统校准方法,构建包括上位机、高精度标准源和高精度数字采集系统的校准系统,并构建校准模型,上位机控制待校准数字采集系统和高精度数字采集系统对高精度标准源的源信号进行采集,同时采集待校准数字采集系统的工作运行参数数据,上位机对待校准数据、参考数据和工作运行参数数据进行处理,得到训练样本数据集对校准模型进行训练和测试,校准准确率达到目标后,采用训练好的校准模型对待校准数字采集系统的待校准数据进行校准。本发明通过对数据处理方法进行改进,综合考虑信号数据和待校准数字采集系统的工作运行参数数据,提高数字采集系统的校准速度和校准精度。
-
公开(公告)号:CN114184837A
公开(公告)日:2022-03-15
申请号:CN202111499788.1
申请日:2021-12-09
申请人: 电子科技大学 , 成都菁汇科技有限公司
摘要: 本发明公开了一种基于Cordic算法的瞬时测频方法,通过每一路信号与相邻信号的关系,对应差分信号的关系,构造差分等式,再借助FPGA中Cordic算法内核,快速求解差分算法的结果,然后利用信号的自相关性,对信号进行计算和补偿,最后利用采样特性,求解出信号频率。本发明巧妙利用数学变化和信号本身的特性,通过数学变化和内置核计算,大大减小了对大量数据源的依赖性。同时,本发明利用的是相邻信号的特性推导,减少了对周期性或标准性的依赖,可以支持单路和多路结构的瞬时频率测量。
-
公开(公告)号:CN112260979B
公开(公告)日:2022-02-01
申请号:CN202011137330.7
申请日:2020-10-22
申请人: 电子科技大学 , 成都菁汇科技有限公司
IPC分类号: H04L27/36
摘要: 本发明公开了一种多通道并行分段调制方法,在基于零中频架构下,先通过FPGA合成满足频率范围要求的数字基带复信号,再同时与N路数字复本振信号进行数字复混频,然后经过低通滤波器的滤波处理及DAC的采样,得到N路的模拟基带复信号,最后通过正交调制芯片将N路模拟基带复信号分别与对应的本振信号进行正交调制,并通过合路器合成输出,从而得到了提高调制宽带的宽带调制信号,实现调制带宽的扩展。
-
公开(公告)号:CN108880544B
公开(公告)日:2021-08-17
申请号:CN201810522695.8
申请日:2018-05-28
申请人: 电子科技大学
IPC分类号: H03M1/10
摘要: 本发明公开了一种多器件数据同步的自校正方法,通过在ADC测试模式下,在FPGA内部对BUFR复位信号的延迟调整,并对多核ADC输出的多路数据进行一致性判断,对其结果进行统计分析得到一个最佳延迟设置值,从而保证ADC多核数据之间的同步;在此基础上,不断调节ADC复位信号的延迟,通过对BUFR同步复位信号最佳延迟值的变化来判断ADC复位信号与采样时钟SCLK之间的关系,最终得到ADC复位信号的最佳延迟值,保证ADC复位的稳定;最后,通过在测试模式下对每片ADC采样数据的判断,调节ADC同步寄存器的值来保证多ADC之间的同步,从而实现多ADC之间数据的稳定拼合,提高采集系统的采样率。
-
-
-
-
-
-
-
-
-