Invention Publication
- Patent Title: 一种并联系统中虚拟阻抗的设计方法
- Patent Title (English): Virtual impedance design method in parallel system
-
Application No.: CN201811213237.2Application Date: 2018-10-18
-
Publication No.: CN109347105APublication Date: 2019-02-15
- Inventor: 陈杰 , 刘志刚 , 邱瑞昌 , 徐春梅 , 陆磊 , 曹雪甫 , 李庭 , 沈来来 , 王运达
- Applicant: 北京交通大学
- Applicant Address: 北京市海淀区上园村3号
- Assignee: 北京交通大学
- Current Assignee: 北京交通大学
- Current Assignee Address: 北京市海淀区上园村3号
- Agency: 北京卫平智业专利代理事务所
- Agent 谢建玲; 郝亮
- Main IPC: H02J3/01
- IPC: H02J3/01

Abstract:
本发明为一种并联系统中虚拟阻抗的设计方法,步骤1、分析并联系统中逆变器的阻抗,得出并联系统中逆变器的阻抗为偏阻性阻抗;步骤2、根据并联系统中逆变器的阻抗为偏阻性阻抗,采用阻性下垂法计算得出逆变器的输出参考电压幅值Eref,步骤3、引入虚拟阻抗Zv(s),利用逆变器的输出参考电压幅值Eref和虚拟阻抗Zv(s),计算得到闭环控制的电压基准Vref,步骤4、对步骤3中闭环控制的电压基准Vref进行坐标变换得到两相旋转坐标系下的 ,本发明通过增加逆变器之间的虚拟阻抗以平衡谐波功率,减少谐波电流。在分布式供电系统、UPS系统以及铁路列车并联辅助系统中,本发明设计的虚拟阻抗方法能够平衡并联系统中谐波电流,使得并联系统的可靠性和稳定性得到很大提高。
Public/Granted literature
- CN109347105B 一种并联系统中虚拟阻抗的设计方法 Public/Granted day:2020-05-05
Information query