- 专利标题: 基于存内计算的多比特全加器、多比特全加运算控制方法
-
申请号: CN201910713923.4申请日: 2019-08-02
-
公开(公告)号: CN110597484B公开(公告)日: 2021-08-13
- 发明人: 康旺 , 张留洋 , 赵巍胜 , 张有光
- 申请人: 北京航空航天大学
- 申请人地址: 北京市海淀区学院路37号
- 专利权人: 北京航空航天大学
- 当前专利权人: 致真精仪(北京)科技有限公司
- 当前专利权人地址: 北京市海淀区学院路37号
- 代理机构: 北京三友知识产权代理有限公司
- 代理商 王涛; 任默闻
- 主分类号: G06F7/501
- IPC分类号: G06F7/501 ; G06F7/503 ; G06F7/57
摘要:
本发明提供一种基于存内计算的多比特全加器、多比特全加运算控制方法,该多比特全加器中,非易失性存储单元阵列存储数据并响应于控制信号对其内存储的数据、其上加载的数据执行逻辑运算;该行译码器、该列译码器对该非易失性存储单元阵列进行行列译码;该读写电路用于对该非易失性存储单元阵列进行读写操作;该移位寄存器用于对来自该读写电路的数据进行移位操作,进位寄存器用于暂存该多比特全加器执行全加过程中产生的最高位的进位,通过采用该多比特全加器结合运算控制方法,能够基于存内计算实现多比特操作数之间的全加运算,操作步骤简洁,所需控制信号简单,运算效率高,具有较低的时延和功耗以及电路复杂度。
公开/授权文献
- CN110597484A 基于存内计算的多比特全加器、多比特全加运算控制方法 公开/授权日:2019-12-20
IPC分类: