- 专利标题: 一种自适应的Cache访问电路及其实现方法
-
申请号: CN202210674360.4申请日: 2022-06-15
-
公开(公告)号: CN114758687B公开(公告)日: 2022-09-02
- 发明人: 任力争 , 陈庆 , 戴瑞萍
- 申请人: 南京低功耗芯片技术研究院有限公司
- 申请人地址: 江苏省南京市江北新区星火路17号创智大厦A座4层
- 专利权人: 南京低功耗芯片技术研究院有限公司
- 当前专利权人: 南京低功耗芯片技术研究院有限公司
- 当前专利权人地址: 江苏省南京市江北新区星火路17号创智大厦A座4层
- 代理机构: 南京经纬专利商标代理有限公司
- 代理商 王慧
- 主分类号: G11C7/10
- IPC分类号: G11C7/10 ; G11C7/22
摘要:
本发明公开一种自适应的Cache访问电路,包括负载检测模块、访问模式切换电路和两路组关联Cache;所述负载检测模块用于监测CPU负载模块;所述访问模式切换电路用于切换Cache的访问模式;每一路组关联Cache包括一片TAG SRAM、四片DATA SRAM、比较电路和自定时电路。Cache访问电路的实现方法如下:访问模式切换电路根据负载监测模块输出的结果通过选择不同DATA SRAM的内部时钟,实现并行访问模式或自定时串行访问模式的切换,适时满足各个场景的要求。本发明在低负载情况采用自定时串行访问方式,能降低不命中时DATA SRAM的访问功耗;在高负载情况下,采用并行访问模式实现高性能访问。
公开/授权文献
- CN114758687A 一种自适应的Cache访问电路及其实现方法 公开/授权日:2022-07-15