一种捕获电路及微处理芯片
摘要:
本申请提供了一种捕获电路及微处理芯片,该捕获电路1条振荡器延迟线和2条长度不同的捕获延迟线,通过振荡器延迟线为2条捕获延迟线提供时钟信号,由2条捕获延迟线共同确定待检测信号的边沿发生的位置。采用本申请实施例提供的捕获电路至少具备以下优点:1)通过振荡器延迟线提供时钟信号,不需要额外设置锁相环电路,且不依赖于系统时钟;2)由于通过2条捕获延迟线共同确定待检测信号的边沿发生的位置,因此,至少一条捕获延迟线的长度可以小于一个时钟周期;3)通过不同捕获延迟线中捕获延迟元件的数量比来设置不同捕获延迟线对应的时钟信号之间的相位差,对于时钟信号和捕获延迟元件的设计更加灵活。
0/0