发明公开
- 专利标题: Circuit ou exclusif et circuit de vérification de parité l'incorporant
- 专利标题(英): Exclusive or circuit and its application to a parity-checking circuit
- 专利标题(中): 异或电路及其奇偶评估电路应用。
-
申请号: EP81430020.8申请日: 1981-06-25
-
公开(公告)号: EP0068059A1公开(公告)日: 1983-01-05
- 发明人: Beranger, Hervé , Brunin, Armand
- 申请人: International Business Machines Corporation , Compagnie IBM FRANCE
- 申请人地址: Old Orchard Road Armonk, N.Y. 10504 US
- 专利权人: International Business Machines Corporation,Compagnie IBM FRANCE
- 当前专利权人: International Business Machines Corporation,Compagnie IBM FRANCE
- 当前专利权人地址: Old Orchard Road Armonk, N.Y. 10504 US
- 代理机构: Lattard, Nicole
- 主分类号: H03K19/21
- IPC分类号: H03K19/21
摘要:
Circuit OU exclusif à au moins deux entrées (1 et 2) présentant une bonne immunité au bruit. Il comprend des diodes (D1 et D2) et deux transistors (T1 et T2) ayant leurs émetteurs connectés à une tension de référence VR et fournissant en C1 : A . B . Les transistors (T4 et T5) fournissent en C2 : AB et les transistors de sortie (T3 et T6) fournissent en 3 :
Ce circuit peut être utilisé avantageusement pour la réalisation d'un circuit de vérification de parité.
Ce circuit peut être utilisé avantageusement pour la réalisation d'un circuit de vérification de parité.
公开/授权文献
信息查询
IPC分类: