发明公开
EP0109106A1 Circuit convertisseur de niveaux de signaux entre une logique de type saturée et une logique de type non saturée 失效
电路为饱和的和不饱和的逻辑之间的信号电平转换。

Circuit convertisseur de niveaux de signaux entre une logique de type saturée et une logique de type non saturée
摘要:
Circuit convertisseur de niveaux de signaux entre une logique (11) de type TTL par exemple et une logique (12) de type ECL/CML, une borne de transit (22) recevant les signaux de sortie de la logique TTL pour leur conversion en signaux d'entrée pour la logique ECL/CML.
Circuit caractérisé en ce qu'il comporte un transistor (T1) dont la base est, d'une part, reliée à un premier point (P1) à potentiel choisi qui peut, entre autres, être la masse (M), via une première jonction (J1), en direct et, d'autre part, reliée à la borne de transit (22) via un branchement série (23) comportant notamment une résistance (R1 ) et une seconde jonction J2. Le circuit comporte également une source de courant (S1) branchée entre V EE et l'émetteur du transistor (T1), et un élément de charge (Z) pour la source de courant (S1) relié à l'émetteur du transistor (T1) et à un deuxième point (P2) à potentiel choisi, qui peut être notamment la masse (M). Un niveau de sortie du circuit convertisseur est déterminé par la chute de tension dans l'élément (Z) parcouru par le courant de (S1) lorsque le transistor (T1) est bloqué, alors que l'autre niveau est déterminé par l'émetteur de (T1) lorsqu'il est conducteur.
- Application aux circuits de traitement de signaux numériques.
信息查询
0/0