发明授权
- 专利标题: A phase locked loop circuit
- 专利标题(中): 锁相环电路
-
申请号: EP93117197.9申请日: 1990-08-24
-
公开(公告)号: EP0583804B1公开(公告)日: 1997-07-23
- 发明人: Saeki, Hiroshi, Anritsu Okihara-Ryou , Motoyama, Hatsuo
- 申请人: ANRITSU CORPORATION
- 申请人地址: 5-10-27, Minamiazabu Minato-ku Tokyo JP
- 专利权人: ANRITSU CORPORATION
- 当前专利权人: ANRITSU CORPORATION
- 当前专利权人地址: 5-10-27, Minamiazabu Minato-ku Tokyo JP
- 代理机构: Sajda, Wolf E., Dipl.-Phys.
- 优先权: JP217261/89 19890825; JP243434/89 19890921; JP246532/89 19890925; JP83049/90 19900330
- 主分类号: H03L7/093
- IPC分类号: H03L7/093 ; H03L7/113 ; H03B21/01
公开/授权文献
- EP0583804A1 A phase locked loop circuit 公开/授权日:1994-02-23
信息查询
IPC分类: