发明公开
EP0821493A1 Système de correction d'erreurs dans des trames de données ayant des codes de parité horizontaux et verticaux
失效
数据中心的Fehlerkorrekturssystem系统Paritätskoden
- 专利标题: Système de correction d'erreurs dans des trames de données ayant des codes de parité horizontaux et verticaux
- 专利标题(英): Error correction system in data frames comprising horizontal and vertical parity codes
- 专利标题(中): 数据中心的Fehlerkorrekturssystem系统Paritätskoden
-
申请号: EP97410077.8申请日: 1997-07-21
-
公开(公告)号: EP0821493A1公开(公告)日: 1998-01-28
- 发明人: Meyer, Jacques
- 申请人: SGS-THOMSON MICROELECTRONICS S.A.
- 申请人地址: 7, Avenue Galliéni 94250 Gentilly FR
- 专利权人: SGS-THOMSON MICROELECTRONICS S.A.
- 当前专利权人: SGS-THOMSON MICROELECTRONICS S.A.
- 当前专利权人地址: 7, Avenue Galliéni 94250 Gentilly FR
- 代理机构: de Beaumont, Michel
- 优先权: FR9609488 19960723
- 主分类号: H03M13/00
- IPC分类号: H03M13/00
摘要:
L'invention concerne un procédé de correction d'erreurs dans une trame de données comportant des données de parité horizontale (HP) permettant de corriger des erreurs dans les rangées de la trame à partir de syndromes horizontaux (HS) calculés sur les rangées, et des données de parité verticale (VP) permettant de corriger des erreurs dans les colonnes de la trame à partir de syndromes verticaux (VS) calculés sur les colonnes. Le procédé comprend les étapes consistant à calculer au vol (10) les syndromes horizontaux et verticaux d'une trame courante sur les données de la trame courante en cours de réception dans une mémoire lente (12, 34), à stocker ces syndromes dans une zone mémoire rapide (14, 15), et, tandis que les données de la trame suivante sont reçues dans la mémoire lente, à trouver (17) les valeurs et positions des erreurs de la trame courante à partir des syndromes stockés dans la zone mémoire rapide.
公开/授权文献
信息查询
IPC分类: