发明公开
- 专利标题: Anordnung zur Redundanzimplementierung für Speicherbaustein
- 专利标题(英): Device for implementing redundancy in a memory module
- 专利标题(中): 安排用于存储芯片实现冗余
-
申请号: EP01115392.1申请日: 2001-06-26
-
公开(公告)号: EP1176511A3公开(公告)日: 2003-02-12
- 发明人: Fischer, Helmut , Kandolf, Helmut , Lammers, Stefan
- 申请人: Infineon Technologies AG
- 申请人地址: St.-Martin-Strasse 53 81669 München DE
- 专利权人: Infineon Technologies AG
- 当前专利权人: Infineon Technologies AG
- 当前专利权人地址: St.-Martin-Strasse 53 81669 München DE
- 代理机构: Müller - Hoffmann & Partner
- 优先权: DE10034928 20000718
- 主分类号: G06F11/20
- IPC分类号: G06F11/20 ; G11C29/00
摘要:
Die Erfindung betrifft eine Anordnung zur Redundanzimplementierung für einen Speicherbaustein, bei der eine Fuse-Bank (FB) über einen Redundanzpredecoder (FPD) mit einem Vergleicher (Comp) verbunden ist, so daß in dem Vergleicher (Comp) predecodierte Adressen miteinander verglichen werden können und in der Fuse-Bank (FB) undecodierte Adressen speicherbar sind. Dadurch ist eine leistungsarme und platzsparende Gestaltung möglich.
公开/授权文献
- EP1176511B1 Anordnung zur Redundanzimplementierung für Speicherbaustein 公开/授权日:2004-12-22
信息查询