发明专利
- 专利标题: 差動増幅回路
- 专利标题(英): Differential amplifier circuit
- 专利标题(中): 差分放大器电路
-
申请号: JP2014104659申请日: 2014-05-20
-
公开(公告)号: JP2015220689A公开(公告)日: 2015-12-07
- 发明人: 大石 和明
- 申请人: 富士通株式会社
- 申请人地址: 神奈川県川崎市中原区上小田中4丁目1番1号
- 专利权人: 富士通株式会社
- 当前专利权人: 富士通株式会社
- 当前专利权人地址: 神奈川県川崎市中原区上小田中4丁目1番1号
- 代理商 國分 孝悦
- 主分类号: H03F3/45
- IPC分类号: H03F3/45
摘要:
【課題】低電源電圧で動作する差動増幅回路を提供することを課題とする。 【解決手段】差動増幅回路は、ゲートが第1及び第2の差動入力ノードに接続される第1及び第2のトランジスタ(111,112)と、ドレインが第1及び第2のトランジスタに接続される第3及び第4のトランジスタ(113,114)と、第3及び第4のトランジスタのドレイン及びゲート間に接続される第1及び第2の抵抗と、ゲートが第1及び第2のトランジスタのドレインに接続され、ドレインが第1及び第2の差動出力ノードに接続される第5及び第6のトランジスタ(122,132)と、ドレインが第1及び第2の差動出力ノードに接続される第7及び第8のトランジスタ(121,131)と、第7及び第8のトランジスタのドレイン及びゲート間に接続される第3及び第4の抵抗を有する。 【選択図】図1
信息查询