一种比较器及模数转换器

    公开(公告)号:CN110289838B

    公开(公告)日:2022-06-24

    申请号:CN201910564951.4

    申请日:2019-06-27

    IPC分类号: H03K5/24 H03M1/12

    摘要: 本发明提供了一种比较器及模数转换器,所述比较器在传统预放大级的基础上引入了由开关、电容和开关控制逻辑组成的负载电容调整单元,电路结构非常简单,不会明显增加电路设计的开销;当比较器处于噪声敏感区域时,开关导通使得电容接入预放大级尾电流管漏极,在不降低预放大级带宽的情况下增加了输入管工作在饱和区的时间,降低了比较器的噪声,提升了比较器的精度;当比较器处于噪声不敏感区域或者复位阶段时,开关关断使得电容和预放大级尾电流管漏极断开,从而进一步提高了比较器的速度;同时,还引入了增益自举单元,形成了正反馈结构,增加了预放大级的增益和比较器速度;基于上述结构设计,降低了整个锁存器的静态功耗和时钟设计难度。

    一种基于负载调整结构的低噪声比较器

    公开(公告)号:CN110034763B

    公开(公告)日:2022-06-03

    申请号:CN201910294772.3

    申请日:2019-04-12

    IPC分类号: H03M1/14 H03K5/24

    摘要: 本发明属于模拟或数模混合集成电路技术领域,涉及一种基于负载调整结构的低噪声比较器。包括预放大级以及锁存器;在预放大级的输出端Dip/Din均设置有负载电容调整结构;所述负载电容调整结构包括与非门NAND和开关K,以及电容C;开关K的一端和预放大级的输出Dip/Din相连,开关K的另一端和电容C的一端相连,电容C的另一端接地,输出Dip/Din作为与非门NAND的输入端。当比较器处于噪声敏感区域时,开关K导通,使得电容C接入预放大级输出端,从而降低预放大级带宽并抑制了噪声。当比较器处于噪声不敏感区域或者复位阶段时,开关K关断,使得电容C和预放大级的输出端断开,从而提高了比较器的速度。

    动态比较器及电子设备
    3.
    发明公开

    公开(公告)号:CN109861672A

    公开(公告)日:2019-06-07

    申请号:CN201910117896.4

    申请日:2019-02-15

    IPC分类号: H03K5/24

    摘要: 本发明提供一种动态比较器,包括:时钟信号模块,用于产生第一时钟信号、第二时钟信号与第三时钟信号;正反馈通道,分别连接预放大器与正反馈锁存器,当第三时钟信号为低电平时,提升连接在预放大器与正反馈锁存器之间的两个节点电压Tp和Tn之间的电压差;当第一、二时钟信号为低电平时,节点电压Tp和Tn被上拉到电源电压进入到复位状态而输出高电平,经反相处理得到为低电平Ip和In反馈控制预放大器;当第一时钟信号为高电平时,第二时钟信号仍为低电平,预放大器处于工作状态放大输入信号输出有电压差的节点电压Tp和Tn,当第二时钟信号变为高电平时,节点电压Tp和Tn之间的电压差使得正反馈锁存器进入锁存状态,完成比较工作输出电压信号Dp和Dn。

    动态比较器及电子设备
    4.
    发明授权

    公开(公告)号:CN109861672B

    公开(公告)日:2022-03-29

    申请号:CN201910117896.4

    申请日:2019-02-15

    IPC分类号: H03K5/24

    摘要: 本发明提供一种动态比较器,包括:时钟信号模块,用于产生第一时钟信号、第二时钟信号与第三时钟信号;正反馈通道,分别连接预放大器与正反馈锁存器,当第三时钟信号为低电平时,提升连接在预放大器与正反馈锁存器之间的两个节点电压Tp和Tn之间的电压差;当第一、二时钟信号为低电平时,节点电压Tp和Tn被上拉到电源电压进入到复位状态而输出高电平,经反相处理得到为低电平Ip和In反馈控制预放大器;当第一时钟信号为高电平时,第二时钟信号仍为低电平,预放大器处于工作状态放大输入信号输出有电压差的节点电压Tp和Tn,当第二时钟信号变为高电平时,节点电压Tp和Tn之间的电压差使得正反馈锁存器进入锁存状态,完成比较工作输出电压信号Dp和Dn。

    用于SAR_ADC的高速数字逻辑电路及采样调节方法

    公开(公告)号:CN109687872B

    公开(公告)日:2020-09-15

    申请号:CN201910140900.9

    申请日:2019-02-26

    IPC分类号: H03M1/38 H03M1/12

    摘要: 本发明属于模拟或数模混合集成电路技术领域,涉及一种高速SAR_ADC数字逻辑电路,具体为一种用于SAR_ADC的高速数字逻辑电路及采样调节方法,所述数字逻辑电路包括并行的比较器和逻辑控制单元,以及电容阵列DAC;比较器和逻辑控制单元被时钟信号同时触发;比较器输出有效比较结果Dp/Dn,逻辑控制单元输出相应的上升沿信号,通过设置延迟匹配,使得上升沿信号略晚于比较器输出Dp/Dn,Dp/Dn则被对应的上升沿信号捕获,从而建立电容阵列;本发明消除了传统并行数字逻辑采用数字逻辑窗口来捕获比较器效输出结果所带来的电容阵列错误建立的缺点;在采用异步逻辑的情况下,可以最大程度上增加SAR_ADC的采用时间。

    一种基于负载调整结构的低噪声比较器

    公开(公告)号:CN110034763A

    公开(公告)日:2019-07-19

    申请号:CN201910294772.3

    申请日:2019-04-12

    IPC分类号: H03M1/14 H03K5/24

    摘要: 本发明属于模拟或数模混合集成电路技术领域,涉及一种基于负载调整结构的低噪声比较器。包括预放大级以及锁存器;在预放大级的输出端Dip/Din均设置有负载电容调整结构;所述负载电容调整结构包括与非门NAND和开关K,以及电容C;开关K的一端和预放大级的输出Dip/Din相连,开关K的另一端和电容C的一端相连,电容C的另一端接地,输出Dip/Din作为与非门NAND的输入端。当比较器处于噪声敏感区域时,开关K导通,使得电容C接入预放大级输出端,从而降低预放大级带宽并抑制了噪声。当比较器处于噪声不敏感区域或者复位阶段时,开关K关断,使得电容C和预放大级的输出端断开,从而提高了比较器的速度。

    一种比较器及模数转换器

    公开(公告)号:CN110289838A

    公开(公告)日:2019-09-27

    申请号:CN201910564951.4

    申请日:2019-06-27

    IPC分类号: H03K5/24 H03M1/12

    摘要: 本发明提供了一种比较器及模数转换器,所述比较器在传统预放大级的基础上引入了由开关、电容和开关控制逻辑组成的负载电容调整单元,电路结构非常简单,不会明显增加电路设计的开销;当比较器处于噪声敏感区域时,开关导通使得电容接入预放大级尾电流管漏极,在不降低预放大级带宽的情况下增加了输入管工作在饱和区的时间,降低了比较器的噪声,提升了比较器的精度;当比较器处于噪声不敏感区域或者复位阶段时,开关关断使得电容和预放大级尾电流管漏极断开,从而进一步提高了比较器的速度;同时,还引入了增益自举单元,形成了正反馈结构,增加了预放大级的增益和比较器速度;基于上述结构设计,降低了整个锁存器的静态功耗和时钟设计难度。

    用于SAR_ADC的高速数字逻辑电路及采样调节方法

    公开(公告)号:CN109687872A

    公开(公告)日:2019-04-26

    申请号:CN201910140900.9

    申请日:2019-02-26

    IPC分类号: H03M1/38 H03M1/12

    摘要: 本发明属于模拟或数模混合集成电路技术领域,涉及一种高速SAR_ADC数字逻辑电路,具体为一种用于SAR_ADC的高速数字逻辑电路及采样调节方法,所述数字逻辑电路包括并行的比较器和逻辑控制单元,以及电容阵列DAC;比较器和逻辑控制单元被时钟信号同时触发;比较器输出有效比较结果Dp/Dn,逻辑控制单元输出相应的上升沿信号,通过设置延迟匹配,使得上升沿信号略晚于比较器输出Dp/Dn,Dp/Dn则被对应的上升沿信号捕获,从而建立电容阵列;本发明消除了传统并行数字逻辑采用数字逻辑窗口来捕获比较器效输出结果所带来的电容阵列错误建立的缺点;在采用异步逻辑的情况下,可以最大程度上增加SAR_ADC的采用时间。