一种大分辨率监控相机的图像输出方法及系统

    公开(公告)号:CN114866692B

    公开(公告)日:2025-01-14

    申请号:CN202210412672.8

    申请日:2022-04-19

    Abstract: 本发明公开了一种大分辨率监控相机的图像输出方法及系统,该方法包括:基于图像传感器t时刻采集的第一图像,分别通过第一图像处理方法和第二图像处理方法同步获取第一路视频图像和第二路视频图像;对获取的第一路视频图像进行特征分析预测t+1时刻的第一图像的目标参数;所述第二图像处理方法基于预测的t时刻的第一图像的目标参数对第一图像进行处理获取第二路视频图像。本发明实现基于变化的第一图像输出第一路视频图像的同时动态更新第二图像处理方法,获取基于动态更新的第二图像处理方法输出的第二路视频图像,实现同时进行粗粒度和细粒度的高质量场景监控。

    一种基于FPGA的高速LVDS信号质量检测方法及装置

    公开(公告)号:CN115834016B

    公开(公告)日:2024-11-29

    申请号:CN202211492424.5

    申请日:2022-11-25

    Abstract: 本发明涉及信号检测技术领域,具体涉及一种基于FPGA的高速LVDS信号质量检测方法及装置。该方法包括LVDS信号发射装置发射准备好之后,PC下发锁相环频率调整命令给FPGA内部的通信模块,FPGA解析命令,进行锁相环输出频率的调整,使得CLK的时钟频率和被测信号的频率匹配;频率调整完毕之后,等待PC下发开始采集指令,FPGA自动进行延时调整,统计采样数据,存储数据;经数据上传模块和通信模块发送数据给PC,PC接收到数据后进行绘图显示。本发明规避了ADC芯片的使用,针对使用广泛的LVDS信号,对其信号质量给出一个简单、便捷、低成本的定性判断,可以大大降低检测成本。

    一种基于FPGA的高速LVDS信号质量检测方法及装置

    公开(公告)号:CN115834016A

    公开(公告)日:2023-03-21

    申请号:CN202211492424.5

    申请日:2022-11-25

    Abstract: 本发明涉及信号检测技术领域,具体涉及一种基于FPGA的高速LVDS信号质量检测方法及装置。该方法包括LVDS信号发射装置发射准备好之后,PC下发锁相环频率调整命令给FPGA内部的通信模块,FPGA解析命令,进行锁相环输出频率的调整,使得CLK的时钟频率和被测信号的频率匹配;频率调整完毕之后,等待PC下发开始采集指令,FPGA自动进行延时调整,统计采样数据,存储数据;经数据上传模块和通信模块发送数据给PC,PC接收到数据后进行绘图显示。本发明规避了ADC芯片的使用,针对使用广泛的LVDS信号,对其信号质量给出一个简单、便捷、低成本的定性判断,可以大大降低检测成本。

    一种大分辨率监控相机
    4.
    实用新型

    公开(公告)号:CN218162638U

    公开(公告)日:2022-12-27

    申请号:CN202222038993.4

    申请日:2022-08-02

    Abstract: 本实用新型公开了一种大分辨率监控相机,包括采集输出模块和专用视频图像分析处理模块,采集输出模块具有第一输入端、第二输入端、第一输出电路,所述专用视频图像分析处理模块第三输入端、第三输出电路;所述第一输入端连接图像采集设备,用于接收采集的视频图像,所述第一输出电路连接第三输入端,用于将视频图像传输到专用视频图像分析处理模块;所述第三输出电路连接第二输入端,用于将图像分析处理结果反馈传输到采集输出模块,本实用新型实现对符合监控目的视频图像进行控制输出。

Patent Agency Ranking