-
公开(公告)号:CN101795254B
公开(公告)日:2012-09-05
申请号:CN200910244042.9
申请日:2009-12-25
Applicant: 清华大学
IPC: H04L27/22
Abstract: 本发明涉及一种并行无数据辅助载波恢复方法及系统,该方法包括步骤:将接收到的数据存储到RAM和FIFO中;在数据存储到RAM的同时,执行第一并行载波恢复算法,从所述RAM中读取数据,进行载波恢复;执行第二并行载波恢复算法,从所述FIFO中读取数据,进行载波恢复;输出最终载波恢复数据。本发明方法及其系统采用先存储后处理的方法,适用于有效数据前具有较短保护间隔的高速无线突发半双工通信场景,能够满足高速大数据量的处理要求,在突发通信模式下快速完成载波恢复。
-
公开(公告)号:CN102201788B
公开(公告)日:2013-10-02
申请号:CN201110121414.6
申请日:2011-05-11
Applicant: 清华大学
IPC: H03B29/00
Abstract: 本发明公开了一种数字噪声产生方法,包括步骤:S1,产生并在ROM中存储一组高斯分布的标准噪声;S2,生成多组用于读取标准噪声的随机地址,利用所述多组随机地址从ROM中读取多路所述标准噪声并存储于第一寄存器中;S3,将所读取的多路标准噪声叠加;S4,根据输入信号的平均功率和叠加后的噪声功率以及输入信噪比计算倍乘系数;S5,用叠加后的噪声乘以倍乘系数,产生所需的数字噪声。本发明可以产生幅度较大的噪声,能够满足高信噪比下多种调制方式的误码率要求,并且具有高随机性,高速率,高精确性。
-
公开(公告)号:CN101795254A
公开(公告)日:2010-08-04
申请号:CN200910244042.9
申请日:2009-12-25
Applicant: 清华大学
IPC: H04L27/22
Abstract: 本发明涉及一种并行无数据辅助载波恢复方法及系统,该方法包括步骤:将接收到的数据存储到RAM和FIFO中;在数据存储到RAM的同时,执行第一并行载波恢复算法,从所述RAM中读取数据,进行载波恢复;执行第二并行载波恢复算法,从所述FIFO中读取数据,进行载波恢复;输出最终载波恢复数据。本发明方法及其系统采用先存储后处理的方法,适用于有效数据前具有较短保护间隔的高速无线突发半双工通信场景,能够满足高速大数据量的处理要求,在突发通信模式下快速完成载波恢复。
-
公开(公告)号:CN102882585B
公开(公告)日:2014-10-15
申请号:CN201210326610.1
申请日:2012-09-05
Applicant: 中国科学院对地观测与数字地球科学中心 , 清华大学
Abstract: 本发明提供了一种数据记录与回放系统。该系统包括信号输入电路、信号输出电路、两个存储单元、相互协作的第一和第二FPGA以及外部记录装置。两个存储单元与第二FPGA组成缓存结构,对数据进行乒乓缓存处理。该两个存储单元的存储容量大小由第一FPGA根据输入数据的数据速率确定。利用该数据记录与回放系统,可以自适应地适配高速数据传输中的数据速率变化,而无需手动更改系统。此外,还可以消除由于瞬间高速信号的输入输出而导致系统产生溢出等问题。
-
公开(公告)号:CN101719819B
公开(公告)日:2013-02-27
申请号:CN200910241629.4
申请日:2009-11-27
Applicant: 清华大学
IPC: H04L7/00
Abstract: 本发明涉及一种并行无数据辅助时钟恢复方法及其系统,该方法包括步骤:将接收到的数据存储到RAM或FIFO中;在数据存储到RAM的同时,执行并行循环Gardner算法,从所述RAM中读取数据,进行时钟恢复;执行并行Gardner算法,从所述FIFO中读取数据,进行时钟恢复;输出最终时钟恢复数据。本发明的方法及其系统适用于无线突发通信系统中,能够满足高速大数据量的处理要求,并在突发通信模式下快速完成时钟恢复,可克服现有技术的不足。
-
公开(公告)号:CN103874112B
公开(公告)日:2017-08-11
申请号:CN201410058573.X
申请日:2014-02-20
Applicant: 清华大学
Abstract: 本发明提供了一种通信控制方法及移动终端,应用于基于时分复用TDMA的移动自组织网络MANET中,该方法包括:在时隙初始时,执行:步骤S1,控制MAC层向物理层发送下行控制帧,所述下行控制帧中包含有天线控制字段,所述天线控制字段用于控制物理层的收发模式和天线方向。本发明提供的通信控制方法,能够有效应用于基于定向天线和TDMA的MANET网络。
-
公开(公告)号:CN103874112A
公开(公告)日:2014-06-18
申请号:CN201410058573.X
申请日:2014-02-20
Applicant: 清华大学
Abstract: 本发明提供了一种通信控制方法及移动终端,应用于基于时分复用TDMA的移动自组织网络MANET中,该方法包括:在时隙初始时,执行:步骤S1,控制MAC层向物理层发送下行控制帧,所述下行控制帧中包含有天线控制字段,所述天线控制字段用于控制物理层的收发模式和天线方向。本发明提供的通信控制方法,能够有效应用于基于定向天线和TDMA的MANET网络。
-
公开(公告)号:CN102882585A
公开(公告)日:2013-01-16
申请号:CN201210326610.1
申请日:2012-09-05
Applicant: 中国科学院对地观测与数字地球科学中心 , 清华大学
Abstract: 本发明提供了一种数据记录与回放系统。该系统包括信号输入电路、信号输出电路、两个存储单元、相互协作的第一和第二FPGA以及外部记录装置。两个存储单元与第二FPGA组成缓存结构,对数据进行乒乓缓存处理。该两个存储单元的存储容量大小由第一FPGA根据输入数据的数据速率确定。利用该数据记录与回放系统,可以自适应地适配高速数据传输中的数据速率变化,而无需手动更改系统。此外,还可以消除由于瞬间高速信号的输入输出而导致系统产生溢出等问题。
-
公开(公告)号:CN101729236A
公开(公告)日:2010-06-09
申请号:CN200910238394.3
申请日:2009-12-07
Applicant: 清华大学
Abstract: 本发明涉及一种用于全数字接收机的并行内插装置及方法。所述装置包括:输入单元,用于接收经本地时钟采样后的多个采样点,然后进行串并转换;并行内插单元,包括多个内插器,并行进行内插运算;定时误差检测单元,用于提取出时钟误差信号;环路滤波单元,用于根据时钟误差信号计算出时钟误差控制信号;数控振荡单元,用于根据时钟误差控制信号获取分数间隔信号和符号时钟并反馈到并行内插单元,以控制内插运算。本发明在相同处理速度下降低对芯片乘法速度的要求,提高全数字接收机的整体处理速度。
-
公开(公告)号:CN101719819A
公开(公告)日:2010-06-02
申请号:CN200910241629.4
申请日:2009-11-27
Applicant: 清华大学
IPC: H04L7/00
Abstract: 本发明涉及一种并行无数据辅助时钟恢复方法及其系统,该方法包括步骤:将接收到的数据存储到RAM或FIFO中;在数据存储到RAM的同时,执行并行循环Gardner算法,从所述RAM中读取数据,进行时钟恢复;执行并行Gardner算法,从所述FIFO中读取数据,进行时钟恢复;输出最终时钟恢复数据。本发明的方法及其系统适用于无线突发通信系统中,能够满足高速大数据量的处理要求,并在突发通信模式下快速完成时钟恢复,可克服现有技术的不足。
-
-
-
-
-
-
-
-
-