印刷电路板画布的目标定位方法、装置、电子设备和介质

    公开(公告)号:CN117993347B

    公开(公告)日:2024-06-18

    申请号:CN202410404425.2

    申请日:2024-04-07

    IPC分类号: G06F30/39 G06F30/30

    摘要: 本发明涉及电子设计自动化技术领域,提供一种印刷电路板画布的目标定位方法、装置、电子设备和介质,所述方法包括:S1,获取画布中对象关联的关键信息,通过电子设计自动化工具导出包含所述关键信息的文本数据;S2,将所述文本数据导入电子设计自动化工具,使所述关键信息呈标记状态;S3,基于呈标记状态的所述关键信息,确定被选中的目标对象;S4,调用画布数据库,根据所述目标对象关联的关键信息,计算获取所述目标对象在画布中的位置信息;S5,根据所述目标对象在画布中的位置信息,使画布中的目标对象呈标记状态以定位目标对象。

    一种基于UCIS的测试排序方法、电子设备及存储介质

    公开(公告)号:CN118170683A

    公开(公告)日:2024-06-11

    申请号:CN202410449949.3

    申请日:2024-04-15

    发明人: 汤杰 高波 金俏慧

    IPC分类号: G06F11/36

    摘要: 本发明涉及EDA验证技术领域,特别是涉及一种基于UCIS的测试排序方法、电子设备及存储介质,其根据每个测试用例的覆盖数据文件获取每个测试用例在不同覆盖指标下每个实例的覆盖状态序列;根据Test中所有未被放入测试排序序列中的测试用例,得到待排序的测试用例集Test′;当已经遍历完Test′中的所有测试用例时,得到每个测试用例在不同覆盖指标下不同实例的覆盖增长量,根据每个测试用例的所有覆盖增长量计算每个测试用例增长的总覆盖率;将总覆盖率增幅最大的测试用例testk加入测试排序序列,其不需要在内存重建结构化数据以及拆分覆盖状态序列进行绑定后统计覆盖率,大幅度的节约了内存和计算资源。

    菜单快捷键实时更新方法、装置、设备及介质

    公开(公告)号:CN118152010A

    公开(公告)日:2024-06-07

    申请号:CN202410286874.1

    申请日:2024-03-13

    IPC分类号: G06F9/38 G06F9/451

    摘要: 本发明提供了本发明实施例提供了一种菜单快捷键实时更新方法、装置、设备及介质,包括:获取配置文件;解析配置文件中的命令名称和与命令名称对应的别名信息储存到别名信息表中;解析配置文件,生成与命令名称对应的菜单名称;查询别名信息表,将别名信息和菜单名称拼接并显示。本发明的有益效果在于:本发明将用户新定义的别名信息,即快捷键实时更新到菜单显示中,不用重启应用即可即时生效,不仅解决了应用菜单别名信息无法更新的问题,也解决了即使可以更新应用,菜单别名信息也需要重启应用才可以生效的问题,同步更新菜单显示,方便快捷。

    基于驱动源码的X值追踪方法、电子设备和介质

    公开(公告)号:CN117952041B

    公开(公告)日:2024-06-07

    申请号:CN202410348705.6

    申请日:2024-03-26

    发明人: 王志峰

    IPC分类号: G06F30/33 G06F30/337

    摘要: 本发明涉及芯片技术领域,尤其涉及一种基于驱动源码的X值追踪方法、电子设备和介质,步骤S1、将目标时间值为X的信号确定为目标信号;步骤S2、获取有效驱动源码集合;步骤S3、基于Ak进行第一优先级X根因追踪,若追踪到第一X根因类型代码,则确定Ak的目标X根因,否则,执行步骤S4;步骤S4、获取Ak中值为X的中间目标信息集合;步骤S5、若中间目标信息集合为空,则执行步骤S7,否则,执行步骤S6;步骤S6、将Gnk更新为目标信号,将Tnk更新为目标时间,返回步骤S2;步骤S7、基于Ak进行第二优先级X根因追踪,若追踪到第二X根因类型代码,则确定Ak的目标X根因。本发明提高了X值的追踪效率。

    PCB自动布线方法、装置、设备及介质

    公开(公告)号:CN117910423B

    公开(公告)日:2024-06-07

    申请号:CN202410311267.6

    申请日:2024-03-19

    发明人: 刘龙 伊林

    IPC分类号: G06F30/3953 G06F115/12

    摘要: 本发明提供了一种PCB自动布线方法、装置、设备及介质,涉及电路领域,包括:获取电路设计原理图,所述电路设计原理图包括原始线段和节点;依次对所述电路设计原理图中不同节点上的原始线段进行合并操作,分别使平行于x轴方向和平行于y轴方向重复的原始线段进行合并得到有效线段;依次对节点上的有效线段进行拆分操作,以节点为界限将有效线段进行拆分,得到拆分线段。本发明的有益效果在于:当绘制原理图时,能够自动的去除多余的线段,并自动判断线段和线段之间的关系,进行添加交叉点和处理重复的线段,能够适应于复杂的场景下的线段处理,进行处理更加的高效且准确率高。

    芯片设计代码注解的自适应显示方法、电子设备和介质

    公开(公告)号:CN117236270B

    公开(公告)日:2024-06-07

    申请号:CN202310782803.6

    申请日:2023-06-29

    发明人: 张邦全

    摘要: 本发明涉及芯片技术领域,尤其涉及一种芯片设计代码注解的自适应显示方法、电子设备和介质,本发明将可视界面纵向划分为第一显示区域和第二显示区域,将芯片设计代码和注解信息解耦,通过两个区域显示使得注解信息的展示更加灵活和紧凑。此外,通过获取所述第一显示区域所显示的芯片设计代码中待显示注解代码的四元组信息,确定第一显示区域中能够在第二显示区域显示注解信息的显示列边界值,将第一显示区域划分为可显示注解信息的代码区域和不可显示注解信息的代码区域,然后在第二显示区域显示显示第一显示区域中可显示注解信息的代码区域的待显示注解代码的注解信息,提高了芯片设计注解显示的界面利用率和显示效果。

    基于DMA的数据传输系统
    97.
    发明公开

    公开(公告)号:CN118132474A

    公开(公告)日:2024-06-04

    申请号:CN202410387697.6

    申请日:2024-04-01

    IPC分类号: G06F13/28 G06F12/08

    摘要: 本发明涉及数据传输技术领域,尤其涉及一种基于DMA的数据传输系统,包括软件模块和硬件模块,所述软件模块包括N个第一存储区域和R个第二存储区域;硬件模块包括DMA引擎、N个第一传输通道、R个第二传输通道;DMA引擎分别与软件模块、N个第一传输通道和R个第二传输通道相连;软件模块用于向HMn中存储数据Dn;DMA引擎用于获取数据Dn,将Dn缓存至Pn的PFn中;Pn用于将PFn中的Dn传输给第一目标设备;Qr用于接收第二目标设备中的数据Er,将Er缓存至Qr的QFr中;DMA引擎用于将Er传输给软件模块;软件模块用于将Er存储至CMr中。本发明降低了DMA传输延迟,提高了数据的有效传输速率。

    一种表格数据图形化处理的方法、装置、设备及介质

    公开(公告)号:CN118092899A

    公开(公告)日:2024-05-28

    申请号:CN202410293026.3

    申请日:2024-03-14

    IPC分类号: G06F8/34 G06F8/38 G06F9/445

    摘要: 本发明提供了一种表格数据图形化处理的方法、装置、设备及介质,通过根据用户提供的业务信息从不同模块中获取对应的内部数据;根据用户提供的指令信息生成配置信息;根据所述内部数据和配置信息进行布局计算,并基于所述内部数据和计算后得到的布局进行图形化处理,在画布上完成表格绘制,能够对不同功能模块内部数据进行图形化处理,让用户对各个模块的内部数据有整体的直观感受,以便于理解和编辑数据,从而以降低开发成本和难度。

    基于电子设计自动化的图形标注方法、装置、设备和介质

    公开(公告)号:CN118070745A

    公开(公告)日:2024-05-24

    申请号:CN202410471598.6

    申请日:2024-04-19

    IPC分类号: G06F30/394 G06T19/20

    摘要: 本发明涉及电子设计自动化技术领域,提供一种基于电子设计自动化的图形标注方法、装置、设备和介质,该方法包括:获取两条目标线段的端点坐标;两条所述目标线段各自所在的直线相交;计算所述两条目标线段各自所在的直线的交点坐标;以所述交点坐标为圆心,根据所述两条目标线段的长度和夹角计算目标弧的参数;根据所述目标弧的参数,确定基准点在对应目标线段上的位置,生成径向向量;根据所述径向向量进行叉乘运算,确定用于指示标注图形方向的单位向量;根据所述单位向量和当前目标线段的长度计算标注图形的方向向量;获取样式参数,根据所述样式参数和所述方向向量输出标注图形。该方法用于提升在PCB上准确标注弧线箭头的效率。

    EDA软件的导线合并计算方法、装置、设备及介质

    公开(公告)号:CN117892684B

    公开(公告)日:2024-05-24

    申请号:CN202410302743.8

    申请日:2024-03-18

    IPC分类号: G06F30/394 G06F30/398

    摘要: 本发明涉及电子设计技术领域,提供了一种EDA软件的导线合并计算方法、装置、设备及介质,包括:S1:遍历导线关系数据创建导线邻接表,其中,导线关系数据包括导线网络中各导线间连接关系,导线邻接表包括导线网络中节点与导线之间的对应关系;S2:根据导线关系数据和间隔点数据创建间隔点记录表,导线网络中节点包括间隔点和非间隔点,间隔点包括管脚、过孔、交叉点,非间隔点为两个导线非间断连接的节点;S3:根据导线邻接表和间隔点记录表得到导线合并表,导线合并表包括M个待合并组,每个待合并组包括N个待合并导线。本发明基于该导线合并表中导线合并数据进行计算,需合并的多个导线会作为一根导线计算,大大减小了计算量,提高计算效率。