TDMA发射机的电源接口电路
    91.
    发明公开

    公开(公告)号:CN1257622A

    公开(公告)日:2000-06-21

    申请号:CN98805240.7

    申请日:1998-03-17

    CPC classification number: H03K17/063 H03F1/0244 H04B1/44

    Abstract: 提供了采用n沟道MOSFET(66)来控制电源(46)对TDMA功率放大器(58)的开关的电源接口电路(64)。接通时,n沟道MOSFET(66)将电源(46)连接在功率放大器(58)上,而在截止时,它将电源从功率放大器上断开。电源接口电路(64)包含响应开关控制信号控制n沟道MOSFET(66)的开关状态的开关控制电路(70)。开关控制信号具有在其中截止n沟道MOSFET(66)的第一双态及在其中接通n沟道MOSFET的第二双态。

    接收机中的交调补偿
    94.
    发明公开

    公开(公告)号:CN1065763A

    公开(公告)日:1992-10-28

    申请号:CN92100967.4

    申请日:1992-01-16

    CPC classification number: H03G3/001 H04B1/109

    Abstract: 一个接收机(200)自动地补偿输入信号的交调。该接收机(200)之前是一个接收机前端(105),该接收机前端接到接收该信号的天线(100—102)。对所有的天线路径/频率的组合的天线路径/频率的增益进行校正并存储。当接收一个信号时,该接收机(200)确定代表接收该信号的天线和该信号频率的正确的存储增益系数。该增益系数与一个预定的阈值进行比较,如果该增益系数大于该阈值,位于该接收机(200)前面的衰耗器(400)被插入来优化信号的交调。如果该增益系数小于该阈值,该衰耗器(400)被旁路以优化该接收机(200)的灵敏度。

    用于配置时分复用系统的通信周期时间片的方法和设备

    公开(公告)号:CN118740620A

    公开(公告)日:2024-10-01

    申请号:CN202411216160.X

    申请日:2024-09-02

    Abstract: 本发明的实施例涉及一种用于配置时分复用系统的通信周期时间片的方法和设备。该方法包括通过获取时分复用系统所在网络的周期信息(周期信息至少指示周期时间信息),扫描网络中的节点,以便获取网络中的节点信息(节点信息至少包括节点的数量信息和每个节点所需占用的时间片的长度信息),从而能够基于所获取的节点信息和周期信息中的周期时间信息,计算与网络匹配的时间片配置方式,从与网络匹配的时间片配置方式中确定目标时间片配置方式,以用于配置时分复用系统的通信周期时间片。由此,能够兼顾通信效率与网络安全稳定,并提高与目标时分复用系统的适配性。

    一种用于精密时钟同步的滤波方法及系统

    公开(公告)号:CN114710252B

    公开(公告)日:2023-05-16

    申请号:CN202210265869.3

    申请日:2022-03-17

    Abstract: 本发明公开了一种用于精密时钟同步的滤波方法及系统,根据网络时延、频率偏差、频率漂移建立卡尔曼滤波模型;采用改进型的自适应算法分别在时间偏差测量周期和时延测量周期值,基于新息和历史噪声对测量噪声迭代估计,以及迭代估计异常值的回退处理,最终避免了使用经验值估计测量噪声的弊端;再采用残差序列构造一个检验统计量,用假设检验的方式完成对野值的检测,然后通过野值处理方法,来避免野值带来的滤波失效问题。最终,通过测试分析该方案对时延抖动过滤和频率漂移具有良好的补偿效果。

    一种应用于智能汽车的通信连接方法及系统

    公开(公告)号:CN115297188A

    公开(公告)日:2022-11-04

    申请号:CN202210835203.7

    申请日:2022-07-15

    Inventor: 蒋军 陈国导

    Abstract: 本发明涉及一种应用于智能汽车的通信连接方法及系统,将智能汽车中各类型电子设备输出的信号采用统一的数据格式进行封装,形成符合flexE规范的客户信号Client;以时分复用TDM方式实现数据交换功能,将各客户信号Client通过FlexE接口上传至云端进行处理运算或存储。本发明在云与端之间插入一层“管”即本系统,专门提供连接服务,保障任意网络节点之间可靠的连接,只需要每个网络节点通过一个连接接入本系统,即可实现任意节点到任意节点之间的连接。

    用于集成电路的互连网络
    99.
    发明授权

    公开(公告)号:CN110535762B

    公开(公告)日:2022-09-30

    申请号:CN201910406180.6

    申请日:2019-05-16

    Abstract: 本公开涉及用于集成电路的互连网络。一种用于在集成电路的多个节点之间提供数据传输的互连网络包括:许多端点,所述许多端点用于与所述集成电路的相应的节点交换数据;主网络,该主网络用于从源端点向目的地端点路由主净荷;以及冗余网络,该冗余网络用于向所述目的地端点路由冗余净荷,该冗余净荷包括基于所述主净荷的至少一部分计算出的第一校验码,该第一校验码具有比所述主净荷的所述至少一部分更少的位。所述目的地端点包括错误校验电路,该错误校验电路用于执行错误校验操作以基于经由所述主网络接收到的所述主净荷计算第二校验码,并且基于所述第二校验码与经由所述冗余网络接收到的所述第一校验码的比较来验证所述主净荷的完整性。

    一种基于O&M算法的高速时域并行定时同步方法

    公开(公告)号:CN114938255A

    公开(公告)日:2022-08-23

    申请号:CN202210398054.2

    申请日:2022-04-12

    Abstract: 本发明公开的一种基于O&M算法的高速时域并行定时同步方法,属于太赫兹通信技术领域。本发明实现方法为:对输出数据进行定时误差估计,通过对FIFO缓存数据的读取索引控制完成定时频偏校正;此外,将匹配滤波器的系数预置到只读存储器当中,在进行匹配滤波时只需根据反馈回来的定时相位误差计算出相应滤波器系数的地址,进而读取匹配滤波器系数,通过改变匹配滤波时的匹配滤波器系数完成定时相位误差校正;在定时频偏校正和定时相位误差校正基础上,实现太赫兹通信系统时域并行定时同步。本发明能够省去FFT与IFFT的计算,提高接收信号信噪比,解决传统的串行定时同步方式因逻辑器件时钟频率的制约而解调速率受限的问题。

Patent Agency Ranking