一种I/O请求处理方法、系统、设备及计算机存储介质

    公开(公告)号:CN110795371B

    公开(公告)日:2021-06-29

    申请号:CN201911025148.X

    申请日:2019-10-25

    发明人: 李朋辉 胡永刚

    IPC分类号: G06F13/22

    摘要: 本申请公开了一种I/O请求处理方法,应用于对象存储网关,获取处理I/O请求的各个抽象客户端的QoS模板;获取网络前端传输的待处理I/O请求集;对于待处理I/O请求集中的每一个待处理I/O请求,基于待处理I/O请求对应的抽象客户端确定待处理I/O请求的QoS值;基于QoS值,确定待处理I/O请求集中待处理I/O请求的处理顺序。本申请提供的一种I/O请求处理方法、系统、设备及计算机可读存储介质中,对象存储网关基于抽象客户端的QoS模板确定各个待处理I/O请求的QoS值,并基于该QoS值确定各个待处理I/O请求的处理顺序,从而实现了对象存储系统中I/O请求的优先级处理。

    数据处理电路、装置以及方法

    公开(公告)号:CN112825065A

    公开(公告)日:2021-05-21

    申请号:CN201911148502.8

    申请日:2019-11-21

    IPC分类号: G06F13/22

    摘要: 本公开实施例公开了一种数据处理电路、装置以及方法。其中该数据处理电路包括:数据输入接口、包头生成电路、数据缓冲存储器、数据生成电路和数据输出接口;所述数据输入接口将从源网络接收到的原始数据包的源包头生成数据控制信号和符合目的网络数据格式的目的包头;所述数据生成电路根据所述数据控制信号从所述数据缓冲存储器中取出所述源数据,并生成符合所述目的网络数据格式的目的数据;所述数据输出接口将所述目的包头和所述目的数据发送至所述目的网络。通过上述方法,解决了现有技术中在两个网络之间转发数据时转发电路复杂、功耗高、延时大的技术问题。

    应用于PCIE对异质设备的中断处理系统与方法

    公开(公告)号:CN112241380A

    公开(公告)日:2021-01-19

    申请号:CN201910646705.3

    申请日:2019-07-17

    发明人: 林忠杰

    IPC分类号: G06F13/22 G06F13/40

    摘要: 本申请公开了一种应用于PCIE对异质设备的中断处理系统与方法,其包括PCIE转接卡、储存单元与处理单元。PCIE转接卡具有控制单元、识别资讯与至少一通讯接口,该控制单元电性连接于该些通讯接口;储存单元具有服务程式、驱动程式与多个缓存结构,每一缓存结构用于存储中断要求;处理单元电性连接于PCIE转接卡与储存单元,处理单元执行驱动程式与服务程式,驱动程式根据识别资讯建立多个传输通道,并由驱动程式将不同的传输通道指派相应的通讯接口,传输通道用于传输中断要求或存取要求;若驱动程式侦测任一传输通道传输中断要求,驱动程式将中断要求存入缓存结构,若在缓存结构存在中断要求,由服务程式处理中断要求。

    数据轮询方法、装置及终端设备

    公开(公告)号:CN111813719A

    公开(公告)日:2020-10-23

    申请号:CN202010540887.9

    申请日:2020-06-15

    IPC分类号: G06F13/22

    摘要: 本发明适用于数据轮询技术领域,提供了一种数据轮询方法、装置及终端设备,所述方法包括:按照第一轮询周期发送轮询指令集合至被监测设备,获取所述被监测设备发送的各个模拟量轮询指令对应的测点组的模拟数据;根据第一模拟量轮询指令对应的测点组的模拟数据,更新所述第一模拟量轮询指令对应的模拟量轮询周期,所述第一模拟量轮询指令为任一模拟量轮询指令。本申请通过上述方案可以根据各个模拟量轮询指令对应的测点数据的变化量动态的调整各个模拟量轮询周期,从而提高数据轮询的及时性。

    一种用于接口优先级仲裁的系统

    公开(公告)号:CN111752876A

    公开(公告)日:2020-10-09

    申请号:CN202010453800.4

    申请日:2020-05-26

    发明人: 邱连兴

    IPC分类号: G06F13/22

    摘要: 本申请公开了一种用于接口优先级仲裁的系统,该系统主要包括:主控芯片、N-1个选通模块和N个接口,N-1个选通模块级联连接。第一选通模块的输入端连接主控芯片,第一选通模块的第一输出口连接第一接口,第一选通模块的第二输出口连接第二选通模块的输入端,第二选通模块的第一选通输出口连接第二接口,第二选通模块的第二选通输出口连接第三选通模块的输入端,第N-1选通模块的第一输出口连接第N-1接口,第N-1选通模块的第二输出口连接第N接口;选通模块用于根据相对优先级更高的接口的控制信号,切换至第一选通输出口所连接的接口,同时切断第二选通输出口。通过本申请,能够有效提高接口切换的安全性,以及接口扩展的灵活性。

    一种芯片中通讯接口的识别方法和装置

    公开(公告)号:CN111694776A

    公开(公告)日:2020-09-22

    申请号:CN202010475021.4

    申请日:2020-05-29

    发明人: 刘蕊丽 杨敬

    IPC分类号: G06F13/22

    摘要: 本申请实施例公开了一种芯片中通讯接口的识别方法和装置。所述方法包括:IO接口,作为至少两个通讯接口模块的通讯接口,其中所述至少两个通讯接口模块所支持的通讯协议不同;所述通讯接口模块,用于判断所述IO接口接收的信号是否包括所述通信接口模块所支持的通讯协议的完整的时序的信号,得到判断结果,在判断结果为包括完整的时序的信号时,产生指示信号,对指示信号进行识别,确定IO接口所采用的通讯协议;处理器,与所述通讯接口模块相连,用于控制所述IO接口作为所确定的通讯协议对应的通讯接口模块的通讯接口。

    一种离散接口发送数据方法

    公开(公告)号:CN111209233A

    公开(公告)日:2020-05-29

    申请号:CN201911381148.3

    申请日:2019-12-27

    IPC分类号: G06F13/22

    摘要: 本发明公开了一种离散接口发送数据方法,包括软件端,其发送步骤如下:第一步,软件发送数据的参数包括发送数据的首地址和帧长度,帧数据位宽是16bits;第二步,软件通过IFC接口发送,由于底层硬件发送FIFO大小有限,所以将上层数据切段发送,段大小是FIFO深度的一半;通过设计了软件端和逻辑端,来对离散接口发送数据的速度和效率进行提升,并通过对数据的帧数和帧宽进行限定,使数据的发送得以正确发送,接着通过对寄存器进行清空、轮询和发送,可发送完整的帧数据,且可以对数据进行记录和存储,并对FIFO中的数据进行读出、清空、发送和标记,增强数据发送的有序性,并对数据的长度进行限定,以确保FIFO机制得以正常有序的进行。