-
-
公开(公告)号:CN114461133B
公开(公告)日:2024-08-23
申请号:CN202111251989.X
申请日:2021-10-25
Applicant: 三星电子株式会社
Inventor: 拉姆齐·阿马里 , 拉吉尼坎塔·潘杜兰甘 , 崔昌皓 , 李宗旺
IPC: G06F3/06
Abstract: 描述了存储装置中的主机接口层和处理请求的方法。主机接口层可包括仲裁器,用于从至少包括第一提交队列(SQ)和第二SQ的集合选择第一SQ。第一SQ可与第一服务质量(QoS)等级相关联,第二SQ可与第二QoS等级相关联。命令获取器可从第一SQ获取输入/输出(I/O)请求。命令解析器可将I/O请求放置在来自至少包括第一命令队列和第二命令队列的集合的第一命令队列中。仲裁器可被配置为至少部分地基于与第一SQ相关联的第一权重和与第二SQ相关联的第二权重来选择第一SQ。第一权重可至少部分地基于与第一QoS等级相关联的至少一个第一命名空间(NS)的第一总存储容量,第二权重可至少部分地基于与第二QoS等级相关联的至少一个第二NS的第二总存储容量。
-
公开(公告)号:CN115705299A
公开(公告)日:2023-02-17
申请号:CN202210949623.8
申请日:2022-08-09
Applicant: 三星电子株式会社
Abstract: 一种用于存储器访问的方法可以包括:在设备处接收对并行工作负载的第一存储器访问请求;在设备处接收对并行工作负载的第二存储器访问请求;由设备的第一逻辑设备处理第一存储器访问请求;并且由设备的第二逻辑设备处理第二存储器访问请求。处理第一存储器访问请求和处理第二存储器访问请求可以包括并行处理第一存储器访问请求和第二存储器访问请求。第一逻辑设备可以包括一个或多个第一资源。该方法还可以包括基于并行工作负载的一个或多个第一参数来配置第一逻辑设备。该方法还可以包括基于并行工作负载的一个或多个第一参数中的至少一个,将一个或多个第一资源分配给第一逻辑设备。
-
-
公开(公告)号:CN114464234A
公开(公告)日:2022-05-10
申请号:CN202111239238.6
申请日:2021-10-25
Applicant: 三星电子株式会社
Inventor: 崔昌皓 , 拉吉尼坎塔·潘杜兰甘 , 拉姆齐·阿马里 , 李宗旺 , 奇亮奭
IPC: G11C16/04
Abstract: 公开了一种提供隔离的系统和方法。所述系统可包括处理器、第一提交队列(SQ)和第二SQ、以及应用。处理器可被配置为接收第一非易失性存储器(NVM)集创建命令以建立与第一SQ相关联的第一NVM集。处理器还可被配置为接收第二NVM集创建命令以建立与第二SQ相关联的第二NVM集。处理器还可被配置为接收第一NS创建命令以建立与第一NVM集相关联的第一NS。处理器还可被配置为接收第二NS创建命令以建立与第二NVM集相关联的第二NS。处理器还可被配置为至少部分地基于从应用发送到至少一个存储装置的输入/输出(I/O)请求与第一NS相关联、第一NS与第一NVM集相关联、并且第一NVM集与第一SQ相关联,将I/O请求放置在第一SQ中。
-
公开(公告)号:CN114461133A
公开(公告)日:2022-05-10
申请号:CN202111251989.X
申请日:2021-10-25
Applicant: 三星电子株式会社
Inventor: 拉姆齐·阿马里 , 拉吉尼坎塔·潘杜兰甘 , 崔昌皓 , 李宗旺
IPC: G06F3/06
Abstract: 描述了存储装置中的主机接口层和处理请求的方法。主机接口层可包括仲裁器,用于从至少包括第一提交队列(SQ)和第二SQ的集合选择第一SQ。第一SQ可与第一服务质量(QoS)等级相关联,第二SQ可与第二QoS等级相关联。命令获取器可从第一SQ获取输入/输出(I/O)请求。命令解析器可将I/O请求放置在来自至少包括第一命令队列和第二命令队列的集合的第一命令队列中。仲裁器可被配置为至少部分地基于与第一SQ相关联的第一权重和与第二SQ相关联的第二权重来选择第一SQ。第一权重可至少部分地基于与第一QoS等级相关联的至少一个第一命名空间(NS)的第一总存储容量,第二权重可至少部分地基于与第二QoS等级相关联的至少一个第二NS的第二总存储容量。
-
公开(公告)号:CN119806384A
公开(公告)日:2025-04-11
申请号:CN202411379683.6
申请日:2024-09-30
Applicant: 三星电子株式会社
Abstract: 提供了一种高速缓存一致性持久性存储器(PMEM)设备及其操作方法,其中,所述高速缓存一致性PMEM设备包括:输入/输出(I/O)接口;易失性存储器模块;错误校正模块,所述错误校正模块是可根据I/O协议配置的;非易失性存储模块;以及至少一个处理器,其被配置为:通过I/O接口从主机设备接收存储命令和与存储命令相对应的数据,基于存储命令,控制易失性存储器模块存储数据,控制错误校正模块对数据进行编码以生成编码的数据,以及控制非易失性存储模块存储编码的数据。
-
-
公开(公告)号:CN118860273A
公开(公告)日:2024-10-29
申请号:CN202410446191.8
申请日:2024-04-15
Applicant: 三星电子株式会社
IPC: G06F3/06 , G06F12/0811
Abstract: 一种设备可以包括高速缓存介质、存储介质、被配置为与高速缓存介质及存储介质通信的通信接口,以及至少一个控制电路,其用于将存储介质的一部分配置为可见存储器,并且将高速缓存介质的一部分配置为用于存储介质的该部分的高速缓存。存储介质的该部分可以是存储介质的第一部分,并且至少一个控制电路可以用于配置存储介质的第二部分存留高速缓存介质的该部分。存储介质的该部分可以是存储介质的第一部分,并且至少一个控制电路可以用于将存储介质的第二部分配置为可见存储装置。
-
公开(公告)号:CN118733792A
公开(公告)日:2024-10-01
申请号:CN202410364353.3
申请日:2024-03-28
Applicant: 三星电子株式会社
Inventor: 苏萨福·拉尔·什雷斯塔 , 李宗旺 , 瑞卡·皮塔楚玛尼
IPC: G06F16/383 , G06F16/338 , G06F16/33
Abstract: 公开电子系统和用于嵌入向量检索的方法。处理器可包括本地存储器。存储器可连接到处理器。高速缓存一致性互连存储装置也可连接到处理器。嵌入管理单元(EMU)可被配置为管理第一文档嵌入向量在本地存储器、存储器或高速缓存一致性互连存储装置中的存储。
-
-
-
-
-
-
-
-
-