一种基于ACL的故障诊断方法及装置

    公开(公告)号:CN113452564A

    公开(公告)日:2021-09-28

    申请号:CN202110726736.7

    申请日:2021-06-29

    Abstract: 本申请提供一种基于ACL的故障诊断方法及装置,应用于网络设备,所述网络设备包括多种内部板卡;所述方法包括:响应于用户触发的下发指令,向所述网络设备的内部板卡中的至少部分待诊断的接口,分别下发ACL规则;其中,所述ACL规则用于统计经过所述接口的报文数量;响应于所述用户触发的故障探测指令,启用下发至所述接口的ACL规则,以使所述接口执行所述ACL规则,统计经过所述接口的报文数量;获取所述接口通过执行所述ACL规则得到的统计结果,基于所述统计结果确定所述接口中存在流量异常转发的故障接口。本申请通过以上技术方案,实现对网络设备中流量转发路径的分割,从而降低故障诊断的难度,提高故障诊断的效率。

    DMA传送报文的方法
    12.
    发明授权

    公开(公告)号:CN104753813B

    公开(公告)日:2018-03-16

    申请号:CN201310740954.1

    申请日:2013-12-27

    Abstract: 本发明提供一种DMA传送报文的方法,应用于网卡,包括:控制核从内存中为每一个数据核分配一个拼包缓冲区;当网卡接收到报文时,数据核接收网络加速器的报文处理消息,并从该消息中获取报文长度信息,若该报文长度小于预定报文长度,则将该报文存入该数据核对应的拼包缓冲区;若该报文长度大于或等于预定报文长度,则启动DMA控制器执行DMA操作传送该报文给服务器;若数据核对应的拼包缓冲区内所有报文的总长度大于或等于预定报文长度,则启动DMA控制器执行DMA操作传送该报文给服务器;若报文总长度小于预定报文长度,则不作处理。本发明能够有效降低DMA的操作次数,提高PCIE通道带宽的有效利用率,从而提升了网卡小包的收包速率。

    一种设备调试的方法及电子设备

    公开(公告)号:CN113535494B

    公开(公告)日:2024-02-27

    申请号:CN202110859747.2

    申请日:2021-07-28

    Abstract: 本说明书提供一种设备调试的方法及电子设备。方法应用于配置有主CPU、子CPU及协处理器的电子设备,有用于外接调试的第一、二串口,第一串口与主CPU相接,第二串口与协处理器相接,协处理器与各子CPU及主CPU相接;电子设备的主CPU,在接收到通过第一串口输入的针对目标子CPU的调试命令时通知协处理器将第二串口与目标子CPU关联;电子设备的协处理器,在接收到主CPU将第二串口与目标子CPU关联的通知后将目标子CPU的调试信息通过第二串口对外输出。通过分设两串口分别实现命令接收和信息输出功能,规避相关技术在将串口切换至故障子CPU后无法接收命令、不能继续调试而必须整机重启的问题,提高了设备调试效率。

    用于多路CPU架构的报文处理方法、装置及设备

    公开(公告)号:CN116860694A

    公开(公告)日:2023-10-10

    申请号:CN202310932689.0

    申请日:2023-07-26

    Abstract: 本公开涉及一种用于多路CPU架构的报文处理方法、装置及设备。该方法包括:报文处理设备获取待处理的正向报文,所述报文处理设备为多路CPU架构;所述正向报文通过报文处理设备中多路CPU中的一个CPU对应的网卡接口输入到所述CPU;所述CPU对所述正向报文进行数据业务处理,生成处理结果;根据处理结果和接口对应关系表确定正向报文传输路径;将数据业务处理之后的正向报文通过所述正向报文传输路径发送出去。本申请涉及的用于多路CPU架构的报文处理方法、装置及设备,能够显著减少报文跨芯片发出去情况,显著减少硬件内存存取时跨CPU网卡节点访问情况,提升报文处理速度和效率。

    一种攻击流量统计方法及装置

    公开(公告)号:CN113904845B

    公开(公告)日:2023-08-25

    申请号:CN202111171748.4

    申请日:2021-10-08

    Abstract: 本申请提供一种攻击流量统计方法及装置,应用于流量清洗系统中的统一管理平台,所述流量清洗系统还包括攻击流量检测设备,所述攻击流量检测设备用于对流经目标路由器的流量进行检测,所述方法包括:接收所述攻击流量检测设备发送的流量构成信息,所述流量构成信息由所述攻击流量检测设备根据流量检测结果生成;根据所述流量构成信息生成对应的告警数据,并对所述告警数据进行存储;根据接收到的查询请求,从已存储的告警数据中确定符合所述查询请求中描述的查询条件的目标告警数据。本申请通过在查询操作执行之前统计告警数据,而非接收到查询请求之后再进行统计的流式处理结构,在确保了查询结果低延时的同时实现了快速响应查询请求的技术效果。

    一种基于流定义的分流方法及装置

    公开(公告)号:CN113709053B

    公开(公告)日:2023-05-26

    申请号:CN202110886124.4

    申请日:2021-08-03

    Abstract: 本申请提供一种基于流定义的分流方法及装置,应用于网络设备,所述网络设备包括若干由多个端口虚拟成的聚合口,所述网络设备维护了包含若干分流算法的集合;包括:基于预设的流定义规则,确定流量在网络设备内部的转发路径;所述流定义规则包括所述流量在所述网络设备内部的转发策略;根据所述转发路径确定所述流量经过的聚合口;获取经过任一所述聚合口的流量的五元组信息集合,通过匹配所述分流算法的集合,确定出所述任一聚合口对应的分流算法。通过以上技术方案,可以为各个聚合口制定与当前经过各个聚合口的实际流量相匹配的分流算法,使得流量在多次分流时不会产生相互影响,避免流量分流不均导致造成聚合口的带宽不足而产生的丢包问题。

    一种管理流量清洗设备的方法及装置

    公开(公告)号:CN113839928A

    公开(公告)日:2021-12-24

    申请号:CN202111028255.5

    申请日:2021-09-02

    Abstract: 本申请提出一种管理流量清洗设备的方法及装置,所述方法包括:确定目标防护IP对应的待清洗流量;若第一设备组内单台流量清洗设备的剩余清洗能力能够满足所述待清洗流量,则控制单台流量清洗设备对所述待清洗流量进行清洗;若第一设备组内单台流量清洗设备的剩余清洗能力无法满足所述待清洗流量,且第一设备组内多台流量清洗设备的总剩余清洗能力能够满足所述待清洗流量,则控制第一设备组内所述多台流量清洗设备对所述待清洗流量进行清洗。

    一种设备调试的方法及电子设备

    公开(公告)号:CN113535494A

    公开(公告)日:2021-10-22

    申请号:CN202110859747.2

    申请日:2021-07-28

    Abstract: 本说明书提供一种设备调试的方法及电子设备。方法应用于配置有主CPU、子CPU及协处理器的电子设备,有用于外接调试的第一、二串口,第一串口与主CPU相接,第二串口与协处理器相接,协处理器与各子CPU及主CPU相接;电子设备的主CPU,在接收到通过第一串口输入的针对目标子CPU的调试命令时通知协处理器将第二串口与目标子CPU关联;电子设备的协处理器,在接收到主CPU将第二串口与目标子CPU关联的通知后将目标子CPU的调试信息通过第二串口对外输出。通过分设两串口分别实现命令接收和信息输出功能,规避相关技术在将串口切换至故障子CPU后无法接收命令、不能继续调试而必须整机重启的问题,提高了设备调试效率。

    PCI内存空间的优化方法和设备

    公开(公告)号:CN106649133B

    公开(公告)日:2019-12-06

    申请号:CN201611251495.0

    申请日:2016-12-29

    Abstract: 本申请提供一种PCI内存空间的优化方法和设备,包括:处理器基于扫描到的PCI器件的PCI配置空间确定PCI器件在理论上所需要的理论内存空间大小,基于PCI器件实际所需的实际内存空间大小和地址对齐规则为PCI器件分配实际使用的实际内存空间,并结合实际内存空间的起始地址、实际内存空间大小、理论内存空间大小、前一PCI器件的最终地址偏移量和地址对齐规则确定PCI器件的理论内存空间;处理器将PCI器件的最终地址偏移量发送至PCI器件的PCI桥保存,并将理论内存空间发送至PCI器件保存。本申请技术方案可以节省系统内存空间,充分利用有限的系统内存空间。

    PCI内存空间的优化方法和设备

    公开(公告)号:CN106649133A

    公开(公告)日:2017-05-10

    申请号:CN201611251495.0

    申请日:2016-12-29

    Abstract: 本申请提供一种PCI内存空间的优化方法和设备,包括:处理器基于扫描到的PCI器件的PCI配置空间确定PCI器件在理论上所需要的理论内存空间大小,基于PCI器件实际所需的实际内存空间大小和地址对齐规则为PCI器件分配实际使用的实际内存空间,并结合实际内存空间的起始地址、实际内存空间大小、理论内存空间大小、前一PCI器件的最终地址偏移量和地址对齐规则确定PCI器件的理论内存空间;处理器将PCI器件的最终地址偏移量发送至PCI器件的PCI桥保存,并将理论内存空间发送至PCI器件保存。本申请技术方案可以节省系统内存空间,充分利用有限的系统内存空间。

Patent Agency Ranking