3G移动互联网业务资源与服务的简化方法

    公开(公告)号:CN101582893A

    公开(公告)日:2009-11-18

    申请号:CN200910099948.6

    申请日:2009-06-25

    申请人: 浙江大学

    IPC分类号: H04L29/06 H04L29/08 H04W4/18

    摘要: 本发明涉及3G移动互联网的技术领域,旨在提供一种根据客户端的资源信息简化3G移动互联网业务资源与服务的方法。包括下述步骤:客户端资源分析器对客户端的资源信息进行分析并存储至客户端-资源配置数据库;互联网资源服务简化器对互联网资源与服务进行简化。本发明避免了客户端每次都发送自己的资源配置信息,降低了通信量;避免了不被客户端支持的数据传动到客户端,同时也是数据被压缩到客户端屏幕的尺寸,减少了客户端的资源耗费和通讯量;通过客户端资源信息更新系统使得用户更换客户端后仍可以得到适合自己的资源和服务的简化,从而增大了客户的灵活性和客户端的可配置性。

    嵌入式异构多核体系片上通信互连组织层次的实现方法

    公开(公告)号:CN100550003C

    公开(公告)日:2009-10-14

    申请号:CN200810062164.1

    申请日:2008-06-03

    申请人: 浙江大学

    IPC分类号: G06F15/80

    摘要: 本发明公开了一种嵌入式异构多核体系片上通信互连组织层次的实现方法。本发明的方法结合嵌入式异构多核体系结构的特点,设计了两条核间总线,分别为负责连接计算密集型核的计算总线与负责控制密集型核的控制总线。同时,内存控制器被看作处理核连接在计算总线上,从而统一了片内的处理核间、处理核与内存间的控制通信与数据存取通信。本发明实现了主辅核间以总线形式进行的通信,有效提高了核间协作以及数据传输性能;面向嵌入式多核领域的较常见的多媒体处理、数据比对、信号编解码、模式匹配等计算密集型处理,具有很强的实用性。

    嵌入式MIDlet远程调试软件的步进实现方法

    公开(公告)号:CN101349989A

    公开(公告)日:2009-01-21

    申请号:CN200810120826.6

    申请日:2008-09-18

    申请人: 浙江大学

    IPC分类号: G06F11/36

    摘要: 本发明涉及嵌入式移动设备相应软件开发的调试技术领域,旨在提供一种嵌入式MIDlet远程调试软件的步进实现方法。该方法包括:调试代理受理步进命令、向虚拟机发送断点命令、设置下一个断点、循环。本发明是一种嵌入式手机标准java软件MIDlet调试软件的一种步进实现方法,其主要功能是以断点为基础对虚拟机KVM提供MIDlet调试的一种步进实现方法,以对虚拟机软件远程调试的功能进行扩展,具有基础性和功能示范性的特点。

    面向云环境的FPGA硬件设计能力评测系统和方法

    公开(公告)号:CN114661614B

    公开(公告)日:2024-08-23

    申请号:CN202210372828.4

    申请日:2022-04-11

    申请人: 浙江大学

    IPC分类号: G06F11/36 G06F8/41

    摘要: 本发明公开了一种面向云环境的FPGA硬件设计能力评测系统和方法,包括云平台和FPGA测试模块;所述云平台用于对上传的硬件语言代码进行编译,形成编译信息和可执行文件并存储和发送至FPGA测试模块;还用于接收FPGA测试结果并显示;所述FPGA测试模块用于调用空闲的FPGA开发板对需要测试的可执行文件进行测试以得到FPGA测试结果,并将测试结果返回至云平台。该系统和方法能够实现对FPGA的硬件语言代码的在线测试。

    一种基于C++的FPGA硬件构造语言实现系统

    公开(公告)号:CN114756219A

    公开(公告)日:2022-07-15

    申请号:CN202210376210.5

    申请日:2022-04-11

    申请人: 浙江大学

    IPC分类号: G06F8/30 G06F8/41

    摘要: 本发明公开了一种基于C++的FPGA硬件构造语言实现系统,包括代码设计单元、代码编译单元、中间语言解析单元以及转换单元;所述代码设计单元用于提供基于C++实现的语法设计模块,并将基于语法设计模块设计的构造函数传输至代码编译单元,其中构造函数记录了电路设计信息;所述代码编译单元用于采用C++编译器对设计构造函数进行编译以形成中间语言;所述中间语言解析单元用于对中间语言进行解析以得到中间语言语法树;所述转换单元用于通过对中间语言语法树进行分析以生成硬件描述语言Verilog HDL。该系统将高级编程语言特性融入硬件设计,提高硬件开发效率与表达能力。