-
公开(公告)号:CN109388529A
公开(公告)日:2019-02-26
申请号:CN201710672439.2
申请日:2017-08-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
CPC classification number: G06F11/2236 , G06F11/26
Abstract: 本发明提供了一种继电保护CPU主板性能检测方法及系统,该检测系统包括上位机、测试管理装置、辅助测试装置,上位机与测试管理装置连接,测试管理装置用于与待测CPU主板连接,FPGA辅助模块用于通过背板总线与待测CPU主板连接;上位机用于发送CPU主板性能测试命令;测试管理装置用于接收上位机发送的测试指令,向待测CPU主板转发测试命令,接收CPU主板测试结果,向上位机转发测试结果。本发明实现了CPU板卡硬件功能模块的自动测试,提高了检测效率和检测结果的准确率,节省了人力物力成本,减少测试过程中的人为错误,极大缩短产品的生产调试周期。
-
公开(公告)号:CN106026054B
公开(公告)日:2019-02-05
申请号:CN201610642378.0
申请日:2016-08-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC: H02H7/26
Abstract: 本发明涉及一种开出自检电路,包括开出回路,开出回路包括第一开关管和开出继电器,第一开关管的控制端用于连接开出控制信号(DOUT);所述开出继电器的线圈与第一开关管串联后接地,形成串联电路的电源端为启动电源端(VCC‑QD),该启动电源端连接一个断线自检单元,该自检单元包括一个分压电路,分压电路包括串联的电源端(VCC)与分压元件,所述启动电源端(VCC_QD)为所述分压电路中的分压点。本发明提供的一种开出自检电路,将电源端VCC接入的电源经过分压后形成启动电源,通过启动电源端向开出继电器线圈供电,从而实现开出继电器的断线自检。本发明解决了现有技术不能对开出回路中继电器进行自检的问题。
-
公开(公告)号:CN109100594A
公开(公告)日:2018-12-28
申请号:CN201810983024.1
申请日:2018-08-27
Applicant: 许昌许继软件技术有限公司 , 许继集团有限公司 , 许继电气股份有限公司 , 国家电网有限公司
IPC: G01R31/00
Abstract: 本发明涉及一种强度可调的阻尼振荡磁场试验装置,包括阻尼振荡磁场干扰发生器和载流线圈,阻尼振荡磁场干扰发生器将电流信号输出给载流线圈,载流线圈产生磁场强度可调的磁场,被测保护装置放置在载流线圈产生的磁场中,当进行试验时,调节磁场强度,比如增大磁场强度到合适程度或直到被测保护装置保护失灵,对被测保护装置的耐受磁场干扰的能力进行试验,从而找到被测保护装置耐受磁场干扰的薄弱点。因此,该试验装置产生可变的干扰磁场强度,还能够将阻尼振荡磁场强度提高到标准发生器的数倍,更加真实地模拟实际的工作环境,使保护装置对强磁场的抗干扰性能结果更加真实准确,解决了现有技术中试验测试结果与实际情况不相符的问题。
-
公开(公告)号:CN106019198B
公开(公告)日:2018-12-04
申请号:CN201610509964.8
申请日:2016-06-28
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC: G01R35/02
Abstract: 本发明涉及一种电子式互感器相位校正方法和相位校正器,系统传递函数为y(n)=A*B*[x(n)–y(n‑2)]+(A+B)[x(n‑1)‑y(n‑1)]+x(n‑2)。本发明提供的相位校正方法和相位校正器采用双线性算法,在整个可调范围内能够实现0°‑15.75°的相位调节范围。本发明提供的方案计算方法简单,运算量小,对处理器性能的要求低,即使在多通道的情况下,一般的FPGA和嵌入式处理器即可满足要求,节约了成本。
-
公开(公告)号:CN108649531A
公开(公告)日:2018-10-12
申请号:CN201810444431.5
申请日:2018-05-10
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
Abstract: 本发明涉及一种双回路采集跳闸接口装置,该装置包括冗余设置的两条采集跳闸回路,每条采集跳闸回路包括一个开入模块,以及与开入模块连接的接口处理模块,接口处理模块还连接有一个处理模块和一个用于输出对断路器进行分合控制信号的出口模块;还包括与处理模块相连的一个GOOSE输入接口模块;每个开入模块包括多个接口单元,接口处理模块控制连接对应的接口单元;该装置包括光纤接口模块和GOOSE输出接口模块。该装置将多路相同数据源进行接入,并进行逻辑判别,增强可靠性的基础上再次提升,将装置的数据源和保护跳闸设计成双回路,独立采集独立跳闸,不会因为单一器件或者单一回路的损坏而造成工程的误动;增强了系统的可靠性,保证了系统正常运行。
-
公开(公告)号:CN105302688B
公开(公告)日:2018-03-16
申请号:CN201510599000.2
申请日:2015-09-18
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC: G06F11/267
Abstract: 本发明涉及一种并行总线自检方法及系统,本发明首先将待测并行总线上连接一数据锁存元件,并将与待检测并行总线连接的其它受控元件进行释放,使待检测并行总线的所有接口芯片处于高阻状态;通过待检测并行总线的主控元件向数据锁存元件写固定数据,并通过主控元件读取并行总线上数据;再判断主控元件所读出的数据是否与主控元件所写入的数据一致,若一致,说明该并行总线正常,否则说明该并行总线故障。本发明通过在总线工作空闲时,利用数据锁存技术实现待测并行总线的读写操作,并根据读写结果来判断总线是否故障,从而实现对总线的自检。本发明简单易行,通过很少的电路就可实现对并行总线的自检,避免了有并行总线故障导致系统数据错误。
-
公开(公告)号:CN107591285A
公开(公告)日:2018-01-16
申请号:CN201710709091.X
申请日:2017-08-17
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
Abstract: 本发明提供了一种固定架组件及使用该固定架组件的继电保护系统,本发明的固定架组件包括支架一和支架二,支架一和支架二的其中一个上设有用于与被固定件固定连接的固定件连接结构,另一个上设有用于与固定面板固定连接的面板连接结构,支架一上设有挂钩,支架二上设有用于供挂钩钩挂的挂孔。本发明的固定架组件在使用时将被固定产品连接在支架一上,将支架二固定在固定面板上,即可通过支架一和支架二上的挂钩和挂孔实现支架一、二的固定连接,安装方便。
-
公开(公告)号:CN107167678A
公开(公告)日:2017-09-15
申请号:CN201710318191.X
申请日:2017-05-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
Abstract: 本发明涉及一种多功能模拟信号采集电路,通过控制开关的打开和闭合,判断本发明模拟信号采集电路输出的电压信号达到固定极限的峰值或是正常工作电压范围,当开关打开,电路输出的电压信号达到固定极限的峰值时,判定电路需要测量的是电流模拟量,然后闭合开关,电路输出待测电流转换的电压;当电路输出的电压信号在正常工作范围内时,判定电路需要测量的是电压模拟量,电路直接输出待测电压转换后的电压。本发明采用一个模拟信号采集电路,就能满足监测待测电流和待测电压,不需要额外增加信号采集电路,节约了电路的设计成本,同时,本发明的电路结构简单、易于生产调试,回路取样精度高且稳定,偏置电压和温度漂移电压较小。
-
公开(公告)号:CN106973555A
公开(公告)日:2017-07-21
申请号:CN201710318165.7
申请日:2017-05-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC: H05K7/20
CPC classification number: H05K7/205
Abstract: 本发明提供了一种散热机箱及其印制板组件,以实现将印制板电子元件上的热量及时传导至机箱外部。印制板组件包括安装面板和设于安装面板内侧的印制板,所述印制板上设有电子元件,印制板组件还包括设于安装面板上的散热器,安装面板上设有供散热器穿过的散热器穿孔,所述散热器包括位于安装面板内侧的与所述电子元件导热连接的导热部和位于安装面板外侧的散热部。散热器的导热部与电子元件导热相连,散热部位于安装面板的外侧,电子元件的热量能够及时通过导热件传导至机箱外部的散热翅片上,不需要借助风扇等外力的作用,不需要定期维护和更换。在安装时,散热器直接由散热器穿孔中伸入安装面板内侧即可完成安装,安装过程简单方便。
-
公开(公告)号:CN105302688A
公开(公告)日:2016-02-03
申请号:CN201510599000.2
申请日:2015-09-18
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
IPC: G06F11/267
Abstract: 本发明涉及一种并行总线自检方法及系统,本发明首先将待测并行总线上连接一数据锁存元件,并将与待检测并行总线连接的其它受控元件进行释放,使待检测并行总线的所有接口芯片处于高阻状态;通过待检测并行总线的主控元件向数据锁存元件写固定数据,并通过主控元件读取并行总线上数据;再判断主控元件所读出的数据是否与主控元件所写入的数据一致,若一致,说明该并行总线正常,否则说明该并行总线故障。本发明通过在总线工作空闲时,利用数据锁存技术实现待测并行总线的读写操作,并根据读写结果来判断总线是否故障,从而实现对总线的自检。本发明简单易行,通过很少的电路就可实现对并行总线的自检,避免了有并行总线故障导致系统数据错误。
-
-
-
-
-
-
-
-
-