一种GPU-BOX系统测试的方法及装置

    公开(公告)号:CN109684144A

    公开(公告)日:2019-04-26

    申请号:CN201811602032.3

    申请日:2018-12-26

    发明人: 白云峰

    IPC分类号: G06F11/22

    CPC分类号: G06F11/2236 G06F11/2273

    摘要: 本发明为了现有技术中存在的问题,创新提出一种GPU-BOX系统测试的方法,包括:配置GPU-BOX系统,进行GPU带宽检查;对GPU-BOX系统进行性能测试;对GPU-BOX系统进行整机功耗测试,还创新提出一种GPU-BOX系统测试的装置,本发明技术方案弥补和完善了服务器GPU-BOX系统的性能测试,大大提升GPU-BOX系统测试效率和稳定性,为GPU-BOX系统提供了一种高效测试验证和评价体系,给人工智能领域GPU-BOX系统测试带来一种新的方案,可以对GPU系统进行全面、系统、有效的评价。

    一种基于深度学习的测试GPU性能的方法及装置

    公开(公告)号:CN109684143A

    公开(公告)日:2019-04-26

    申请号:CN201811600918.4

    申请日:2018-12-26

    发明人: 郗睿

    IPC分类号: G06F11/22 G06F11/26

    摘要: 本发明公开了一种基于深度学习的测试GPU性能的方法,包括如下步骤:S1、构建并训练深度学习模型,并提取深度学习模型的特征值;S2、对待处理图片进行预处理,并提取待处理图片的特征值;S3、比对深度学习模型的特征值和待处理图片的特征值;以及S4、将比对的速度作为GPU性能的结果输出。本发明还公开了一种基于深度学习的测试GPU性能的装置。本发明提出的基于深度学习的测试GPU性能的方法及装置可以快速评估GPU的性能。

    半导体装置
    3.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN109144808A

    公开(公告)日:2019-01-04

    申请号:CN201810634259.X

    申请日:2018-06-20

    IPC分类号: G06F11/277 G01R31/317

    摘要: 本公开涉及半导体装置。相关的半导体装置具有不能进行具有高缺陷再现性的分析处理的问题。根据一个实施例,半导体装置1包括使用第一本地存储器区111执行存储在第一代码区121中的第一程序UP1的第一运算核心101和使用第二本地存储器区121执行存储在第二代码区121中的第二程序UP2的第二运算核心102。在分析模式中,半导体装置1执行使第一运算核心101和第二运算核心102两者都执行第一程序UP1的第一分析处理和使第一运算核心101和第二运算核心102两者都执行第二程序UP2的第二分析处理,并且对从第一分析处理和第二分析处理获取的多个运算结果数据片段AD1和AD2进行比较,从而获取用于缺陷分析的分析信息。

    一种CPU稳定性的测试和评估方法及系统

    公开(公告)号:CN107943638A

    公开(公告)日:2018-04-20

    申请号:CN201711338298.7

    申请日:2017-12-14

    发明人: 闫硕

    IPC分类号: G06F11/22

    摘要: 本发明公开了一种CPU稳定性的测试和评估方法及系统,首先设定测试时间,并获取CPU的稳定频率;判断获取的频率是否符合预期,是则将其保存为基准频率值,并继续下一步;入一个死循环,每隔一定时间收集一次CPU的频率值和当前的测试时间,判断测试时间是否超过要求的测试时间,没有则继续进入下一步;判断当前CPU频率是否超过基准频率值的允许的偏差范围;如果超过了,则判为测试失败,如果没有超过,则记录到测试正常记录中,返回死循环。本发明的一种CPU稳定性的测试和评估方法及系统与现有技术相比,能够在测试CPU稳定性过程中更加有效的评估CPU的稳定性测试结果,提升测试的品质,进而提升整个服务器的品质,实用性强,适用范围广泛,易于推广。

    一种嵌入式单板及其串口通信电路

    公开(公告)号:CN107861903A

    公开(公告)日:2018-03-30

    申请号:CN201711080334.4

    申请日:2017-11-06

    发明人: 江博

    IPC分类号: G06F13/40 G06F13/42 G06F11/22

    摘要: 本发明公开了一种串口通信电路,包括目标arm、调试arm、连接器以及开关模块:目标arm的串口输出端分别与调试arm的串口输入端以及连接器的输入端连接;目标arm的串口输入端、连接器的输出端以及调试arm的串口输出端均连接至开关模块;当开关模块接收第一信号时,目标arm的串口输入端与连接器的输出端导通,当开关模块接收第二信号时,目标arm的串口输入端与调试arm的串口输出端导通。应用本发明实施例所提供的串口通信电路,解决了在有着串口一对多通信需求的电路中,连接器只能接收arm芯片的信号,无法向arm芯片发送信号以进行调试的缺陷。本发明还提供了一种嵌入式单板,具有相应技术效果。

    一种基于扫描链的芯片分析方法

    公开(公告)号:CN107329867A

    公开(公告)日:2017-11-07

    申请号:CN201710516715.6

    申请日:2017-06-29

    IPC分类号: G06F11/22 G06F11/263

    CPC分类号: G06F11/2236 G06F11/2635

    摘要: 本发明公开了一种基于扫描链的芯片分析方法,其特征在于芯片内部存储器的时钟共用扫描链的时钟,将存储器的读写控制信号和地址信号依次连接到扫描链头部的各个积存器的输入端,将存储器的数据信号依次分别先连接数据选择器后连接到扫描链尾部的各个积存器的输入端,数据选择器的控制端与采样选择信号相连,通过采样选择信号控制是否对数据信号进行采样。通过提出一种不依赖于CPU和Jtag的方式,并以兼容复用扫描链定位芯片内部问题的逻辑,快速定位芯片内部存储(SRAM、ROM)问题,节省debug时间,排除排除制造及设计可能引入或存在的问题。

    一种利用SPEC CPU对国产服务器进行CPU测试的方法与装置

    公开(公告)号:CN106951349A

    公开(公告)日:2017-07-14

    申请号:CN201710156740.8

    申请日:2017-03-16

    发明人: 魏加旺

    IPC分类号: G06F11/22

    摘要: 本发明实施例公开了一种利用SPEC CPU对国产服务器进行CPU测试的方法与装置,在国产服务器完成SPEC CPU测试软件,及其相关系统软件包的安装后,根据用户输入的配置文件修改指令,完成所述SPEC CPU测试软件的配置文件的修改,以便于国产服务器可以支持SPEC CPU测试软件的测试脚本的运行,通过在国产服务器上执行预先设置的目标测试脚本,利用该目标测试脚本来调用SPEC CPU测试软件的测试脚本,从而实现对所述国产服务器的CPU测试。可见,通过修改配置文件的方式,使得SPEC CPU测试软件可以在国产服务器上运行,并且通过目标测试脚本来调用SPEC CPU测试软件的测试脚本,提升了SPEC CPU测试软件进行测试的自动化水平。

    一种CPU故障注入方法及其装置及故障管理系统

    公开(公告)号:CN106776178A

    公开(公告)日:2017-05-31

    申请号:CN201611170402.1

    申请日:2016-12-16

    发明人: 郭美思

    IPC分类号: G06F11/22

    CPC分类号: G06F11/2236 G06F11/2273

    摘要: 本发明公开了一种基于linux的CPU故障注入方法及其装置,包括用户态CPU故障准备模块根据命令行接口,选择待注入的CPU故障类型以及对应的故障文件;对故障文件进行分析,提取出故障文件信息;用户态CPU故障注入模块将故障文件信息放入finj结构体中的cpu联合体内,触发submit函数调用write函数建立与内核态中的write函数进行通信;内核态CPU故障注入模块调用自身包含的重写的write函数拷贝cpu联合体内的故障文件信息,将拷贝的故障文件信息注入CPU内。本发明能够模拟各种类型的CPU故障并注入CPU内,供后续对CPU的运行状态进行分析,从而为后续处理该类型的CPU故障提供指导;本发明的还公开了一种包括上述装置的故障管理系统,在此不再赘述。

    一种雷达导引头信号处理器FPGA的功能验证方法

    公开(公告)号:CN106776163A

    公开(公告)日:2017-05-31

    申请号:CN201611071034.5

    申请日:2016-11-29

    IPC分类号: G06F11/22

    CPC分类号: G06F11/2236 G06F11/2273

    摘要: 本发明涉及一种雷达导引头信号处理器FPGA测试方法,用于对FPGA的功能进行长时间连续的观测,实现对信号处理器FPGA功能,特别是设计稳健性的自动化检测,从而充分验证FPGA的功能。本发明依靠计算机上的观测界面软件和DSP的数据处理软件来进行。对于DSP的数据处理软件,主要实现它的接收数据、处理数据(剔除无效数,查找帧头,计算校验和)、转发数据等功能,利用DSP开发工具CCS进行代码编写,并烧写进DSP中便可实现。对于观测界面,主要实现它的发送数据、接收数据、显示记录等功能,利用VC++6.0开发工具基于MFC进行界面的代码编写。观测界面软件和DSP的数据处理软件组成了本发明测试软件。该方法只需要通过观测界面就能够直观的观察到FPGA的工作状态,操作简单易行。