栅极驱动电路、显示装置及驱动方法

    公开(公告)号:CN108877720B

    公开(公告)日:2021-01-22

    申请号:CN201810829023.1

    申请日:2018-07-25

    IPC分类号: G09G3/36 G11C19/28

    摘要: 一种栅极驱动电路、显示装置及驱动方法。该栅极驱动电路包括扫描信号发生电路和N级输出控制电路。扫描信号发生电路包括2N级第一输出端,且配置为按照预定周期在2N级第一输出端按照预定顺序输出扫描脉冲信号;N级输出控制电路的每个包括输入端、第一控制端、第二控制端、第二输出端、与输入端和第二输出端连接的自举电路,且配置为在第一控制端接收的第一控制信号、输入端接收的输入信号、第二控制端接收的第二控制信号的控制下对自举电路进行控制,以在第二输出端输出脉冲电平变化的输出脉冲信号。该栅极驱动电路可以减弱栅极扫描信号的变化对输入至像素电极上的数据信号的影响,从而提高显示面板的显示质量。

    移位寄存器、栅极驱动电路及显示面板

    公开(公告)号:CN112164365A

    公开(公告)日:2021-01-01

    申请号:CN202011169460.9

    申请日:2020-10-28

    IPC分类号: G09G3/20

    摘要: 本发明提供一种移位寄存器、栅极驱动电路及显示面板,属于显示技术领域。本发明的移位寄存器,其包括:输入电路,被配置为对上拉节点进行预充和复位;一个下拉控制电路通过下拉节点与一个下拉电路电连接;下拉控制电路,被配置在第一电源电压的控制下,控制下拉节点的电位;各下拉电路,被配置为响应于上拉节点的电位,对下拉节点的电位进行下拉;输出电路,被配置为响应于上拉节点的电位,以将时钟信号通过信号输出端进行输出;一个第一降噪电路连接一个下拉节点;第一降噪电路,被配置为响应于下拉节点,通过非工作电平信号对上拉节点和信号输出端的输出进行降噪;一个第一辅助电路与一个下拉节点电连接;第一辅助电路,被配置为响应于输入信号,在预充电阶段通过非工作电平信号下拉下拉节点的电位。

    移位寄存器单元、驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN110827735A

    公开(公告)日:2020-02-21

    申请号:CN201810915105.8

    申请日:2018-08-13

    发明人: 杨通 谢勇贤

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括上拉节点控制电路、第一下拉节点控制电路、第二下拉节点控制电路、下拉节点切换控制电路和栅极驱动输出电路;所述下拉节点切换控制电路用于在帧复位控制信号的控制下,控制将第一控制电压信号写入第一下拉节点,控制将第二控制电压信号写入第二下拉节点;所述栅极驱动输出电路用于在上拉节点的电压信号、第一下拉节点的电压信号和第二下拉节点的电压信号的控制下,控制栅极驱动信号输出端输出的栅极驱动信号。本发明能够正确的输出栅极驱动信号,提升工作信赖性。

    移位寄存器单元及其驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN110728945A

    公开(公告)日:2020-01-24

    申请号:CN201911182695.9

    申请日:2019-11-27

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存器单元及其驱动方法、栅极驱动电路和显示装置。移位寄存器单包括输入支路和复位支路;所述输入支路用于在第一控制端的电位的控制下,控制形成或断开第一扫描电压端与上拉节点之间的第一通路;所述复位支路用于在第二控制端的电位的控制下,控制形成或断开第二扫描电压端与所述上拉节点之间的第二通路。本发明解决现有的移位寄存器单元在低温下由于输入晶体管的开启电流降低,从而使得输入晶体管无法正常开启,充电及降噪无法正常进行的问题,并能够解决在高温下漏电流增加,会由于漏电而造成功耗提升的问题。

    移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN110517622A

    公开(公告)日:2019-11-29

    申请号:CN201910837935.8

    申请日:2019-09-05

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明实施例提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,可避免因GOA单元的降噪效果不佳而导致工作异常。一种移位寄存器单元,包括:第一信号输出子电路,用于将来自上拉节点的信号进行存储,并在来自上拉节点的信号的控制下,将来自第一时钟信号端的第一时钟信号传输至第一信号输出端;第二信号输出子电路,用于在来自上拉节点的信号的控制下,将来自第一时钟信号端的第一时钟信号传输至第二信号输出端;第一降噪子电路,用于在来自第一时钟信号端的第一时钟信号的控制下,将来自与其电连接的第二信号输出端的信号传输至上拉节点,或者将来自与其电连接的第一信号输出端的信号传输至上拉节点。

    一种移位寄存器单元及其驱动方法、栅极驱动电路

    公开(公告)号:CN110070822A

    公开(公告)日:2019-07-30

    申请号:CN201910506211.5

    申请日:2019-06-12

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明公开一种移位寄存器单元及其驱动方法、栅极驱动电路,涉及显示技术领域,为解决现有的移位寄存器单元中包括的晶体管数量较多,电路结构复杂,导致栅极驱动电路在阵列基板上占用的面积较大,不利于显示产品实现窄边框化的问题。所述移位寄存器单元包括:输入子电路、存储子电路、输出子电路和控制子电路,分别与控制子电路上拉节点、栅极驱动信号输出端、第一电平信号输入端和第二时钟信号输入端耦接,用于在输入时段和输出时段,在第二时钟信号的控制下,控制断开上拉节点与第一电平信号输入端之间的耦接,以及控制断开栅极驱动信号输出端与第一电平信号输入端之间的耦接。本发明提供的移位寄存器单元用于提供栅极驱动信号。

    栅极驱动电路和显示装置
    27.
    发明公开

    公开(公告)号:CN109817144A

    公开(公告)日:2019-05-28

    申请号:CN201910100406.X

    申请日:2019-01-31

    IPC分类号: G09G3/20

    摘要: 本发明公开了一种栅极驱动电路和显示装置,栅极驱动电路包括:输入模块、输出模块和复位模块,输入模块分别与输入端和上拉节点相连,输出模块分别与上拉节点和输出端相连,复位模块分别与复位端和上拉节点相连,其中,复位模块包括第一晶体管和第二晶体管,第一晶体管和第二晶体管的控制极均与复位端相连,第一晶体管的第一极与上拉节点相连,第一晶体管的第二极与第二电源端相连,第二晶体管的第一极与第二电源端相连,第一晶体管的第二极与第一电源端相连;其中,第二电源端的第二电源电压大于复位端提供的关闭电压,关闭电压用于控制第一晶体管和第二晶体管关闭,由此,能够解决上拉节点的漏电问题,使得输出模块正常输出。

    移位寄存器单元和显示面板

    公开(公告)号:CN109326258A

    公开(公告)日:2019-02-12

    申请号:CN201811394143.X

    申请日:2018-11-21

    IPC分类号: G09G3/36 G11C19/28

    摘要: 本公开涉及显示技术领域,提出一种移位寄存器单元,设置于一显示面板,该移位寄存器单元包括第一信号端、下拉模块以及至少一个电容。第一信号端用于在所述显示面板关机时由关断信号变为导通信号;下拉模块包括至少一个晶体管,所述晶体管的第一端与所述第一信号端连接,第二端与第一信号输出端连接,控制端用于接收一下拉节点的信号将所述第一信号端的信号传输到所述第一信号输出端;至少一个电容与所述晶体管一一对应设置,所述电容的第一电极与所述晶体管的控制端连接,第二电极与所述第一信号端连接。本公开利用电容器的自举作用在显示面板关机时上拉晶体管控制端的电位,避免了由于晶体管阈值漂移导致的显示面板关机放电不充分。

    栅极驱动电路、显示装置及驱动方法

    公开(公告)号:CN108877720A

    公开(公告)日:2018-11-23

    申请号:CN201810829023.1

    申请日:2018-07-25

    IPC分类号: G09G3/36 G11C19/28

    摘要: 一种栅极驱动电路、显示装置及驱动方法。该栅极驱动电路包括扫描信号发生电路和N级输出控制电路。扫描信号发生电路包括2N级第一输出端,且配置为按照预定周期在2N级第一输出端按照预定顺序输出扫描脉冲信号;N级输出控制电路的每个包括输入端、第一控制端、第二控制端、第二输出端、与输入端和第二输出端连接的自举电路,且配置为在第一控制端接收的第一控制信号、输入端接收的输入信号、第二控制端接收的第二控制信号的控制下对自举电路进行控制,以在第二输出端输出脉冲电平变化的输出脉冲信号。该栅极驱动电路可以减弱栅极扫描信号的变化对输入至像素电极上的数据信号的影响,从而提高显示面板的显示质量。