一种移位寄存器电路、其驱动方法及相关装置

    公开(公告)号:CN109817137B

    公开(公告)日:2024-04-02

    申请号:CN201711160812.2

    申请日:2017-11-20

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明实施例提供的一种移位寄存器电路、其驱动方法及相关装置,该移位寄存器电路包括:连接于时钟信号端、第一参考信号端和第二参考信号端之间的移位寄存器单元,还包括:关机放电模块;关机放电模块的输入端与第二参考信号端相连,关机放电模块的控制端与关机放电信号控制端相连,关机放电模块的输出端与移位寄存器单元中的上拉节点和/或移位寄存器单元的信号输出端相连。在关机放电阶段,对关机放电信号控制端加载的第一电位信号时长大于对第二参考信号端加载的第一电位信号时长,以使关机放电信号控制端相连的上拉节点和/或相连的移位寄存器单元的信号输出端放电,从而将移位寄存器单元内部残留的电荷进行释放,确保产品的信赖性。

    驱动信号生成电路、关机控制方法和显示装置

    公开(公告)号:CN115050303A

    公开(公告)日:2022-09-13

    申请号:CN202210883743.2

    申请日:2022-07-26

    IPC分类号: G09G3/20

    摘要: 本发明提供一种驱动信号生成电路、关机控制方法和显示装置。驱动信号生成电路,用于为显示面板提供驱动信号,所述驱动信号生成电路包括驱动信号输出端和关机控制电路;所述关机控制电路分别与关机控制端、第一电压端和所述驱动信号输出端电连接,用于在关机阶段,在所述关机控制端提供的关机控制信号的控制下,控制所述第一电压端与所述驱动信号输出端之间连通,以使得所述驱动信号输出端输出有效的驱动信号。本发明能够在关机阶段释放像素中残留的电荷,避免显示残像。

    移位寄存器及其控制方法、栅极驱动电路和显示面板

    公开(公告)号:CN111179803A

    公开(公告)日:2020-05-19

    申请号:CN202010019234.6

    申请日:2020-01-08

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本申请提供了一种移位寄存器及其控制方法、栅极驱动电路和显示面板,涉及显示技术领域,能够改善显示面板的显示异常问题。其中的移位寄存器包括:输入子电路,输入子电路配置为将输入信号传输至上拉节点。降噪子电路,降噪子电路配置为将第一电压信号传输至第一下拉节点;将第二电压信号传输至第一下拉节点;以及将第二电压信号传输至第一下拉节点。放电子电路,放电子电路配置为将第二电压信号传输至上拉节点。输出子电路,输出子电路配置为将时钟信号传输至第一输出信号端,以及将第三电压信号传输至第一输出信号端。第一复位子电路,第一复位子电路配置为将第二电压信号传输至上拉节点。

    移位寄存器单元及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN110415637A

    公开(公告)日:2019-11-05

    申请号:CN201910809394.8

    申请日:2019-08-29

    摘要: 本发明公开了一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,该移位寄存器单元,包括输入电路,控制电路,复位电路,输出电路以及第一电容;输入电路将输入信号端的信号提供给第一节点;控制电路控制第一节点和第二节点的信号;复位电路将参考信号端的信号提供给第一节点;输出电路将时钟信号端的信号提供给信号输出端;以及将参考信号端的信号提供给信号输出端;第一电容,耦接于时钟信号端与第二节点之间。本发明实施例提供的移位寄存器单元的信号输出端可以稳定的输出信号,并且,在移位寄存器单元所处的装置处于高温中时,可以提高移位寄存器单元的寿命。

    移位寄存器单元、驱动方法、栅极驱动电路和显示装置

    公开(公告)号:CN110827735B

    公开(公告)日:2021-12-07

    申请号:CN201810915105.8

    申请日:2018-08-13

    发明人: 杨通 谢勇贤

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括上拉节点控制电路、第一下拉节点控制电路、第二下拉节点控制电路、下拉节点切换控制电路和栅极驱动输出电路;所述下拉节点切换控制电路用于在帧复位控制信号的控制下,控制将第一控制电压信号写入第一下拉节点,控制将第二控制电压信号写入第二下拉节点;所述栅极驱动输出电路用于在上拉节点的电压信号、第一下拉节点的电压信号和第二下拉节点的电压信号的控制下,控制栅极驱动信号输出端输出的栅极驱动信号。本发明能够正确的输出栅极驱动信号,提升工作信赖性。

    复合薄膜晶体管和制造方法、阵列基板、显示面板和装置

    公开(公告)号:CN109950257B

    公开(公告)日:2021-02-05

    申请号:CN201910308964.5

    申请日:2019-04-17

    IPC分类号: H01L27/12 H01L21/77

    摘要: 本发明实施例提供了一种复合薄膜晶体管,包括:至少两个P型薄膜晶体管、至少一个第一N型薄膜晶体管和至少一个第二N型薄膜晶体管。P型薄膜晶体管的有源层为P型掺杂低温多晶硅,第二N型薄膜晶体管的有源层为金属氧化物。由于在本发明实施例的复合薄膜晶体管中包括了至少两个P型薄膜晶体管、至少一个第一N型薄膜晶体管和至少一个第二N型薄膜晶体管及其相应的连接关系,当栅极的电压为正电压时,该复合薄膜晶体管在关态下的漏电流极低,此时等效关态电流值极低;当栅极电压为负电压时,该复合薄膜晶体管处于等效开态的状态,使得该复合薄膜晶体管等价为一种低漏电流的P型薄膜晶体管。

    显示装置、栅极驱动器及其控制方法

    公开(公告)号:CN108053789B

    公开(公告)日:2021-02-05

    申请号:CN201810145490.2

    申请日:2018-02-12

    IPC分类号: G09G3/20

    摘要: 本发明提出一种显示装置、栅极驱动器及其控制方法,其中,栅极驱动器包括:多个时钟信号端和降噪控制端;N级级联的栅极驱动单元,N级栅极驱动单元中每级栅极驱动单元连接相应的时钟信号端,N级栅极驱动单元还连接降噪控制端,每级栅极驱动单元根据相应的时钟信号端的信号上拉该级栅极驱动单元的输出端的电压,还根据降噪控制端的信号进行降噪,其中,N为大于1的整数;控制单元,控制单元分别与多个时钟信号端和降噪控制端相连,控制单元用于对多个时钟信号端的信号进行检测,并在至少一个时钟信号端的信号出现异常时输出有效电平至降噪控制端,以使N级栅极驱动单元进行降噪,从而能够防止多输出的产生,提高栅极驱动器的信赖性。

    移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

    公开(公告)号:CN111696490A

    公开(公告)日:2020-09-22

    申请号:CN201910199588.0

    申请日:2019-03-15

    IPC分类号: G09G3/36 G09G3/20 G11C19/28

    摘要: 一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置,该移位寄存器单元包括输入电路、输出电路、第一节点降噪电路和降噪复位电路。输入电路响应于输入信号将输入信号写入第一节点,以控制第一节点的电平。输出电路接收时钟信号并在第一节点的电平的控制下将时钟信号输出至输出端。第一节点降噪电路与第一节点、第一降噪节点和第二降噪节点连接,配置为在第一降噪节点的电平或第二降噪节点的电平的控制下,对第一节点进行降噪。降噪复位电路与第一降噪节点和第二降噪节点连接,配置为响应于第一复位信号对第一降噪节点和第二降噪节点进行复位。该移位寄存器单元能使第一降噪节点和第二降噪节点的电荷完全释放,避免影响输出端的信号输出。