一种带谐振频率点补偿的SOGI-FLL离散化方法

    公开(公告)号:CN116248113A

    公开(公告)日:2023-06-09

    申请号:CN202310094785.2

    申请日:2023-02-10

    IPC分类号: H03L7/08 H03L7/099

    摘要: 本发明提供了一种带谐振频率点补偿的SOGI‑FLL离散化方法,包括以下步骤:步骤1:采集电网电压信息输出到SOGI模块中;步骤2:采用后向欧拉离散化方式对SOGI模块的积分器进行离散,在直接增益与反馈增益中通过后向欧拉对积分器离散化,并在输出回路中设置固有的单位延迟,并在输出前对求积信号及其前值求平均值得到一种离散化形式;步骤3:通过锁频环FLL结构对SOGI模块中采集输入、输出的误差信号与输出正交分量的误差函数来检测电压信号的频率信息,并将FLL同样以后向欧拉离散化方式对积分器进行离散;步骤4:对锁频环计算出的频率点进行谐振频率点补偿,防止随着系统中的的乘积,导致谐振频率的偏差。应用本技术方案可实现带频率补偿的SOGI‑FLL模块的离散化。

    一种应用于250kVA能量路由器的FPGA升级方法

    公开(公告)号:CN117193814A

    公开(公告)日:2023-12-08

    申请号:CN202310853474.X

    申请日:2023-07-12

    摘要: 本发明提出一种应用于250kVA能量路由器的FPGA升级方法,所述升级方法通过“上位机+DSP+FPGA”的通信架构,实现FPGA的升级流程便捷化,步骤如下:步骤S1、将路由器的FPGA升级数据包导入上位机;步骤S2、通过上位机下发升级指令和升级数据包给路由器DSP暂存;步骤S3、DSP给FPGA下发升级指令以升级FPGA功能;步骤S4、FPGA通过EMIF接口接收到DSP下发的升级指令和升级数据包后,开始操作FPGA的flash器件进行擦写以完成升级操作;本发明为应用于DSP+FPGA控制架构下的FPGA升级方案,其在不增加额外硬件资源的同时能够使得FPGA程序更新更加便捷,无需开盖设备,而且一个镜像的程序损坏后,能够自主加载另一镜像继续保持设备正常工作。