-
公开(公告)号:CN101790093A
公开(公告)日:2010-07-28
申请号:CN201010124657.0
申请日:2010-03-16
申请人: 山东大学
摘要: 一种利用SOPC实现AVS视频解码的装置及方法,属视频解码领域。装置包括Nios II微处理器等模块。NiosII微处理器模块与DMA控制器等诸模块连接;SDRAM控制器模块与DMA控制器等模块及SDRAM相连接;视频输出控制器模块与SDRAM控制器模块及视频输出模块相连接;DMA控制器模块与AVS协处理模块连接。Nios II微处理器模块进行软件解码控制,AVS协处理模块进行AVS硬件解码,其他模块进行辅助解码,所有模块挂接在总线上封装于FPGA内进行数据交互。本发明软硬件划分合理,模块化设计可更改软件解码流程,挂接其他协处理器核即可支持其它标准的设计,具有高度的扩展性、通用性和灵活性。
-
公开(公告)号:CN101779864A
公开(公告)日:2010-07-21
申请号:CN201010115659.3
申请日:2010-03-02
申请人: 山东大学
IPC分类号: A47B65/00
摘要: 图书馆自助查错整理装置,属图书管理自动化技术领域。包括感应整理系统、控制扫描系统和电脑终端,感应整理系统包括书籍整理器、发光二极管和红外转发控制器;控制扫描系统包括升降旋转器、红外接收处理器、微控制器及条形码读取器等,发光二极管发送红外光给红外转发控制器,若有人拿放书籍,红外光被切断,拿书信号转发给红外接收处理器并启动书籍整理器;微控制器接收红外接收处理器的拿书信号,输出给升降控制器以控制升降旋转器携条形码读取器升降,输出给条形码控制开关以启动条形码读取器旋转扫描整层书的条形码,并接收条形码数据、判断排书错误传给电脑终端。本发明实时检测排错的书籍,同时确保了书籍尺寸不一时书架前表面的整齐。
-
公开(公告)号:CN105611202B
公开(公告)日:2019-01-11
申请号:CN201511025403.2
申请日:2015-12-30
申请人: 山东大学
IPC分类号: H04N5/445 , H04N21/431
摘要: 一种带自适应放大功效的屏上显示方法,其中利用到带自适应放大功效的屏上显示系统,该系统包括:分辨率检测模块、放大倍数调整模块、阈值自设定模块、字符存储器模块、OSD控制器模块和OSD大小更新模块,所述OSD控制器模块,控制阈值的选择和OSD的使能;所述OSD大小更新模块根据放大倍数调整模块输出的字符点阵拓宽后的大小,重新计算放大后的OSD的范围值;所述分辨率检测模块检测当前视频与阈值相比的增量;所述的放大倍数调整模块根据视频分辨率增量调整放大倍数。本发明所述一种带自适应放大功效的屏上显示方法,可随叠加的视频源的分辨率不同而按比例进行大小调整,美化显示效果。
-
公开(公告)号:CN105915890A
公开(公告)日:2016-08-31
申请号:CN201610273489.9
申请日:2016-04-27
申请人: 山东大学
CPC分类号: H04N17/00 , G06F17/5009 , G06F17/5081
摘要: 本发明涉及一种基于FPGA的SVAC视频编解码芯片验证装置及方法,属集成电路的仿真验证领域。装置包括PC机、显示器和FPGA验证平台,PC机通过USB接口和串口与验证平台连接,显示器通过DVI接口与验证平台连接。其方法步骤为:上电复位;下载SVAC编码器硬件模块;配置摄像头模块,输出数字视频码流;SVAC编码器进行硬件编码;回送编码码流;检验结果是否正确;修改设计;下载SVAC解码器;进行SVAC硬件解码及格式转换;送显示器显示。本发明使用方便,提高了仿真的效率和可靠性,设计容易移植到专用集成电路上,可大大缩短SVAC编解码芯片的开发周期。
-
公开(公告)号:CN103533360B
公开(公告)日:2016-06-08
申请号:CN201310492459.3
申请日:2013-10-19
申请人: 山东大学
摘要: 本发明提供一种AVS编码芯片中优化码表存储的方法,本发明中这种存在运算关系的数组(run,level)称为特殊数组,针对于特殊数组所对应的码字codenum将不用存储,而是直接由run或者是level计算得到,在硬件结构采用一个8位的加法器来实现运算。利用本发明所述的优化码表存储的方法能有效减少存储码表所需要的资源,有利于AVS编码芯片的实现。由于在AVS编码中需要查询大量的码表,码表的存储要占用大量的存储资源,采用该方案可以有效的减少存储码表所占用的资源。由于AVS产业化不断加快,AVS编码芯片应运而生,采用该发明,可以更有效的利用芯片的存储资源,有利于提高AVS编码芯片的性能。
-
公开(公告)号:CN103428492A
公开(公告)日:2013-12-04
申请号:CN201310297945.X
申请日:2013-07-16
申请人: 山东大学
摘要: 本发明涉及一种高清AVS编码中快速zig‐zag扫描的方法,包括步骤如下:(1)在AVS编码中,采用zig‐zag扫描的量化系数处理顺序,在向AVS熵编码模块输入量化系数矩阵的过程中,统计量化系数矩阵中非零系数的个数,记为p;(2)在完成量化系数矩阵输入后,对量化系数矩阵进行zig‐zag扫描,统计扫描到的非零系数的个数,记为q;(3)判断p与q的关系:当q<p的时候,则继续对量化系数矩阵进行zig‐zag扫描;当q=p的时候,则结束对量化系数矩阵的zig‐zag扫描;(4)完成zig‐zag扫描后,继续进行AVS熵编码。本发明所述的方法避免扫描末尾段的零系数,因此大大加快了zig‐zag扫描的速度。采用该发明,大大减少编码时间,有利于实现高清视频编码。
-
公开(公告)号:CN101778280B
公开(公告)日:2011-09-28
申请号:CN201010011441.3
申请日:2010-01-14
申请人: 山东大学
摘要: 一种基于AVS运动补偿亮度插值运算的电路及方法,属音视频数字编解码技术领域,电路包括整数像素存储器I和II、bh和j类像素存储器、存储器接口模块、1/2和1/4像素插值滤波器、多路选择器和调整限幅器,整数像素存储器I和II、bh和j类像素存储器的输出接到存储器接口模块的输入;存储器接口模块输出分别连到1/2和1/4像素插值滤波器的输入;1/2和1/4像素插值滤波器的输出分别接到多路选择器的输入;1/2像素插值滤波器输出分别接到bh和j类像素存储器的输入;多路选择器输出接到调整限幅器的输入,插值结果由调整限幅器输出。本发明采用提高系统并行度的手段进行插值运算,有效地提高了系统的性能。
-
公开(公告)号:CN101478392B
公开(公告)日:2010-12-08
申请号:CN200910013660.2
申请日:2009-01-19
申请人: 山东大学
摘要: 利用VLSI实现128位密钥长度AES算法的装置,属信息加密技术领域。包括微处理器接口模块、密钥扩展模块、加密运算模块、解密运算模块、密钥轮数选择器、数据输出选择器和状态输出选择器,微处理器接口模块和微处理器相连接,接收来自微处理器的命令和数据;微处理器接口模块分别和密钥扩展模块、加密运算模块、解密运算模块、密钥轮数选择器、数据输出选择器和状态输出选择器相连接,以控制密钥扩展模块、加密运算模块和解密运算模块的运行,并负责控制密钥轮数选择器、状态输出选择器、数据输出选择器,将运算结果对外部微处理器输出。本发明装置降低了功耗,提高了运算效率,具有高度的灵活性和可移植性。
-
-
-
-
-
-
-