一种在线Verilog代码自动判决系统的自动评分方法

    公开(公告)号:CN109190093A

    公开(公告)日:2019-01-11

    申请号:CN201811006393.1

    申请日:2018-08-30

    Abstract: 本发明公开了在线Verilog代码自动判决系统的自动评分方法:系统访问标准答案库,复制对应的标准答案文件存放到临时文件夹;系统运行标准答案文件夹中的.do文件、.vt文件编译学生提交的Verilog代码文件,并进行库的加载;系统在linux下运行modelsim进行.vt仿真,根据学生提交的答案Verilog文件进行仿真,截取控制台输出至.result文件;系统根据.tm文件中所书写的时间范围,对比仿真结果.result文件和标准答案.cmp文件计算得到分数结果。本发明.do文件使用vsim指令编译学生答案.V文件和答案文件夹中的.vt文件,并根据.vt文件进行仿真。题目所需要输出的待测试模块,各个信号的激励以及抓取信号的指令$monitor都写在.vt文件中。从而架构其整个Verilog代码判决系统,大大降低了对于Verilog类题目判决的成本。

    基于FPGA的标记面积块下限分离分道方法

    公开(公告)号:CN109102540A

    公开(公告)日:2018-12-28

    申请号:CN201810936890.5

    申请日:2018-08-16

    Abstract: 本发明公开了基于FPGA的标记面积块下限分离分道方法,包括以下步骤:设定起始像素和结束像素,使其与滑槽的宽度相对应;将中间变量、起始像素、结束像素和设定的连通面积块下限值发送至FPGA;设定通道标号寄存器进行保存;设定比较器的输入为cal_temp和0,如果相等,则当前像素在第1个通道,对下限通道寄存器进行清零;设定比较器的输入为当前像素和0,如果大于0则将当前像素对应的连通面积块标记值保存;设定比较器组,和设定K个比较器;在I+2N时钟之后,一行像素扫描完毕,将下限通道寄存器的值发送给高速气阀控制板,满足喷气吹离要求通道置1,不满足置0。本发明精确有效地识别面积块并且做出相应操作,极大地降低了误识别或误操作的概率。

    灯杯检测装置
    23.
    实用新型

    公开(公告)号:CN208275777U

    公开(公告)日:2018-12-25

    申请号:CN201820763784.7

    申请日:2018-05-22

    Abstract: 本实用新型公开了一种灯杯检测装置。现有的LED灯杯生产商,大多由人工来检测灯杯上的铆钉是否合格。该装置基于机器视觉,可以检测灯杯上铆钉装配的深度,铆钉中心距,以及铆钉中心是否为通孔。该装置包括上料部分、转向部分、检测部分、下料部分和外围支架;所述上料部分可以将打完铆钉的灯杯从铆钉机夹取到检测平台;所述转向部分可以转动灯杯到固定角度,为之后的拍照检测做准备;所述检测部分可以拍取灯杯两个角度的照片,传送到电脑后进行判断;所述下料部分可以将灯杯从检测平台取下,并按照检测的结果进行分类。本实用新型可以检测灯杯上铆钉是否合格,并进行分类,解放劳动力,降低生产成本。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking