-
公开(公告)号:CN105630458A
公开(公告)日:2016-06-01
申请号:CN201511019177.7
申请日:2015-12-29
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F9/3844 , G06F9/3802 , G06N3/088
Abstract: 本发明公开了一种基于人工神经网络的乱序处理器稳态下平均吞吐率的预测方法,借助指令集模拟器的全仿真环境获取目标程序执行阶段的微架构无关参数,再利用SOM和Kmeans算法提取出输入数据中的特征点,最后通过BP神经网络拟合微架构无关参数与稳态平均吞吐率的关系,训练出精度较高的模型。模型训练完成后,通过模拟器获得程序的微架构无关信息,导入到训练好的神经网络中,即可快速准确地预测实际稳态平均吞吐率值。本发明采用人工神经网络,极大地提高了乱序处理器稳态下平均吞吐率的预测精度和速度。
-
公开(公告)号:CN103500326A
公开(公告)日:2014-01-08
申请号:CN201310483509.1
申请日:2013-10-16
Applicant: 东南大学
IPC: G06K9/00
Abstract: 本发明公开了一种嵌入式指纹采集仪,包括指纹图像采集器、嵌入式主控模块、外部存储器、LCD液晶显示屏和指纹供电模块。指纹图像采集器采集到指纹通过USB接口连接至嵌入式主控模块,在GUI图像用户界面上设置图像尺寸选择按钮、图像格式选择按钮、指纹采样按钮、指纹显示按钮、指纹保存按钮和指纹图像显示区。本发明不依赖PC上位机即可工作;USB接口通信协议简单,普适性好;可视化图像操作直观;后续开发便捷。
-
公开(公告)号:CN102073596A
公开(公告)日:2011-05-25
申请号:CN201110007310.2
申请日:2011-01-14
Applicant: 东南大学
IPC: G06F12/08
CPC classification number: Y02D10/13
Abstract: 本发明公开了一种利用虚存机制实现针对指令的可重构片上统一存储器管理方法,可以在程序运行过程中动态调整可重构统一存储器中的Cache部分和SPM(Scratch-PadMemory)部分的参数以适应程序执行不同阶段对存储架构的需求。该方法对程序运行不同阶段的访存行为进行分析,得到指令部分的相变行为图,并对其进行数学抽象。根据能耗目标函数、性能目标函数,利用整数非线性规划的方法得到每个程序阶段的可重构存储器配置信息并选出需要优化的程序指令部分,尽可能的将Cache中冲突严重的和频繁访问的代码段,借助于虚存管理机制映射到SPM部分中,由此不仅可以减少由于反复填充Cache带来的访外存能耗,而且可以减少Cache中的比较逻辑带来的额外能耗,并提升系统性能。
-
公开(公告)号:CN101739358A
公开(公告)日:2010-06-16
申请号:CN200910264393.6
申请日:2009-12-21
Applicant: 东南大学
CPC classification number: Y02D10/13 , Y02D10/14 , Y02D10/151
Abstract: 本发明公开了一种利用虚存机制对片上异构存储资源动态分配的方法,采用时隙分析方法,对高频率引起数据Cache冲突的数据段(包括全局数据、堆栈数据、堆数据以及常量池数据)的时间和空间分布进行分析,继而由该分布得到数据Cache的时隙冲突图,并对其进行数学抽象。根据能耗目标函数、性能目标函数,利用整数非线性规划的方法选出需要优化的程序部分,并利用时钟中断,将其动态重映射到片上数据SPM(Scratch-padMemory,便签存储器)存储器中,由此可以避免因数据Cache冲突引起的额外访存。本发明方法对片上异构存储的充分利用,可以降低系统能耗,提升系统性能。
-
公开(公告)号:CN100449481C
公开(公告)日:2009-01-07
申请号:CN200710024831.2
申请日:2007-06-29
Applicant: 东南大学
Abstract: 本发明公开了一种具有多通道指令预取功能的存储控制电路,涉及微处理器内部的存储控制电路。包括有两个指令预取缓冲器(L1、L2),SDRAM/DRAM逻辑控制电路,总线接口,地址译码器,地址比较器,SDRAM/DRAM读写控制电路以及片外SDRAM/DRAM存储体等。两个通道指令预取缓冲器采用乒乓方式工作,从而使在读取片外SDRAM/DRAM存储体中的指令填充指令预取缓冲器时,消除了CAS的等待时间。同时采用两组指令预取缓冲器,减少了在程序出现循环时因打断当前正在工作的指令预取缓冲器,重新预取指令而增加的预充电和激活的等待时间。采用页面不命中惩罚控制电路,减少了在程序连续出现跳转时的预充电时间。
-
公开(公告)号:CN100428161C
公开(公告)日:2008-10-22
申请号:CN200710022370.5
申请日:2007-05-15
Applicant: 东南大学
IPC: G06F9/445
Abstract: 嵌入式微处理器的存储子系统内存自动布局方法是一种应用于系统芯片设计中的嵌入式微处理器的存储子系统内存自动布局方法,其步骤如下:将外部ARMCC工具链生成的二进制目标程序放入片外同步动态随机存储器中运行,得到运行过程中嵌入式微处理器的访问记录;根据链接信息和前一步骤生成的访问记录,把所述的二进制目标程序划分成一系列数据节点和指令节点,并生成表示节点间优先级关系的关系矩阵;按照优先级高低选择放入片上静态随机存储器上运行的节点,得到选中节点列表;根据所述的选中节点列表,得到新的二进制目标程序;将新的二进制目标程序中和所述选中节点列表中的节点对应的部分放入片上静态随机存储器中运行。
-
公开(公告)号:CN100419913C
公开(公告)日:2008-09-17
申请号:CN200410065237.4
申请日:2004-11-03
Applicant: 东南大学
IPC: G11C11/413
Abstract: 低位线摆幅的低功耗静态随机存储器是一种高性能存储器的设计,该存储器包括基于电荷共享的预充电电路、存储体单元、行解码器、列解码器、选择器、读写控制电路、灵敏放大器、输入处理电路;其中,基于电荷共享的预充电电路的“位线”端分别接选择器的“双向端口”,行解码器与“字线”柑接,在每对两相邻的“位线”上分别接有一个存储体单元,存储体单元的“字线”端接在“字线”上;列解码器输出端分别接选择器的“使能信号”端;读写控制电路的输入端接读写信号,输出端中的“放大器使能信号”接灵敏放大器,输出端中的“写使能信号”接输入处理电路;输入处理电路、的输出端分别接灵敏放大器以及选择器的输入端。
-
公开(公告)号:CN101114207A
公开(公告)日:2008-01-30
申请号:CN200710025525.0
申请日:2007-08-03
Applicant: 东南大学
CPC classification number: Y02D10/13 , Y02D10/14 , Y02D10/151
Abstract: 本发明公开了一种实现片上影子堆栈存储器的方法及其电路,涉及微处理器内部堆栈操作方法和存储电路。包括片上影子堆栈存储器,配置寄存器,片选电路,地址比较电路,地址译码电路,存储控制器,片外存储器等。采用动态配置的方法,将在片外存储器中高频率访问的堆栈段单元的数据映射到片上影子堆栈存储器中,在微处理器进行堆栈操作时,访问片上影子堆栈存储器。因此,可以避免因访问堆栈而使得存储器页面缺失的问题,减少了不必要的页面切换时间。同时利用该片上影子堆栈存储器还降低了存储功耗,加快了微处理器的运行速度使得片上系统性能大为提升,解决了当前手持终端和消费类电子在性能和功耗上的问题。
-
公开(公告)号:CN101051276A
公开(公告)日:2007-10-10
申请号:CN200710022370.5
申请日:2007-05-15
Applicant: 东南大学
IPC: G06F9/445
Abstract: 嵌入式微处理器的存储子系统内存自动布局方法是一种应用于系统芯片设计中的嵌入式微处理器的存储子系统内存自动布局方法,其步骤如下:将外部ARMCC工具链生成的二进制目标程序放入片外同步动态随机存储器中运行,得到运行过程中嵌入式微处理器的访问记录;根据链接信息和前一步骤生成的访问记录,把所述的二进制目标程序划分成一系列数据节点和指令节点,并生成表示节点间优先级关系的关系矩阵;按照优先级高低选择放入片上静态随机存储器上运行的节点,得到选中节点列表;根据所述的选中节点列表,得到新的二进制目标程序;将新的二进制目标程序中和所述选中节点列表中的节点对应的部分放入片上静态随机存储器中运行。
-
公开(公告)号:CN115631574A
公开(公告)日:2023-01-20
申请号:CN202211310887.5
申请日:2022-10-25
Applicant: 东南大学
Abstract: 本发明公开了一种基于废旧手机回收再利用实现的多功能信息显示终端。本发明针对中国废旧智能手机缺少回收再利用的应用场景的问题,提出了一种利用废旧手机作为日常生活中的公共信息发布终端的解决方案。该方案利用多部废旧手机组成一个显示阵列,采用上位机控制该显示阵列中每一部手机的显示,可实现丰富的播放效果,从而用于商场、超市、博物馆、广场等公共场所的信息展示(甚至广告)等。本发明为废旧手机的回收再利用提供了一种新颖可行的解决方案。
-
-
-
-
-
-
-
-
-