路径选择装置、路径选择方法、以及程序

    公开(公告)号:CN102204181B

    公开(公告)日:2014-05-14

    申请号:CN201080003102.9

    申请日:2010-03-10

    CPC classification number: H04L45/28 H04L45/12 H04L45/125 H04L45/22 H04L49/109

    Abstract: 总线主机(300)中包含的最佳路径选择装置,包括:路径信息生成部(302),生成表示从总线主机(300)到总线主机(400)的路径信息;路径异常预测部(303),在成为监视候补的NoC路由器中,将从同一发送源被传输到同一目的地的流的个数作为在各个NoC路由器中发生异常的尺度来利用,从而预测在各个NoC路由器中的异常,成为所述监视候补的NoC路由器是对所述路径信息所表示的各个路径分别至少规定有一个的NoC路由器,所述流是一个以上的微片的列;以及迂回路径选择部(304),在一个以上的作为所述NoC路由器中预测到异常的情况下,从所述多个路径中排除包含预测到所述异常的所述NoC路由器的路径,选择将数据从总线主机(300)到总线主机(400)的新的路径。

    总线控制装置、总线控制系统以及网络接口

    公开(公告)号:CN103635894A

    公开(公告)日:2014-03-12

    申请号:CN201380002031.4

    申请日:2013-05-09

    CPC classification number: G06F13/362 G06F15/7825 H04L12/4625 H04L12/6418

    Abstract: 一种总线控制装置,在SoC(System-on-Chip:片上系统)的通信总线中以低的总线工作频率实现宽带的通信,其在介由被网络化的总线在第一节点与第二节点之间传送数据的半导体电路的总线控制系统中与该第一节点直接连接。总线控制装置包括:路径负载检测部,其针对从第一节点去往第二节点的去路组以及从第二节点去往第一节点的回路组的至少一方的路径组,检测各路径的负载;路径候补提取部,其以该路径组的路径负载被均等化的方式从路径组中提取成为候补的路径;路径决定部,其基于提取结果以及事先规定的选择规则来决定数据的传送路径;以及数据收发部,其利用保存有表示该路径的路径信息的标头信息,在第一节点与第二节点之间传送数据。

    网络监视装置、总线系统监视装置以及方法

    公开(公告)号:CN102017548B

    公开(公告)日:2013-08-28

    申请号:CN200980115319.6

    申请日:2009-06-12

    Abstract: 监视经由多个中继器传输数据的网络的网络监视装置,包括:监视频度记录部(111),记录有各个所述中继器的传输状态的监视频度;选择概率生成部(112),针对各个所述中继器生成作为规定的概率值的选择概率信息;监视对象确定部(113),根据所述监视频度和所述选择概率信息,确定成为监视对象的中继器;传输状态获得部(106),获得传输状态信息,该传输状态信息表示由所述监视对象确定部确定的中继器中的传输状态;传输状态记录部(107),记录所述传输状态信息;活性度计算部(109),根据所述传输状态信息计算活性度,该活性度表示各个所述中继器的传输状态的监视的准确性;以及监视频度更新部(110),根据所述活性度,更新所述监视频度,以高的响应性来检测数据传输路径上的吞吐量变动。

    中继器、中继器的控制方法、以及程序

    公开(公告)号:CN103238302A

    公开(公告)日:2013-08-07

    申请号:CN201280003958.5

    申请日:2012-03-09

    CPC classification number: H04L47/12 H04L47/70 H04L49/109 H04L49/252 H04L49/505

    Abstract: 本发明的中继器(600b)具备接收数据的输入部(615)、具有用于保存输入部(615)所接收的数据的多个数据保存部的缓冲器部(604)、和输出缓冲器部(604)中保存的数据的输出部(617)。中继器(600b)还具备分配处理部,该分配处理部基于表示输入部(615)所接收的数据的突发性的信息,决定是否将数据保存在多个数据保存部之中的预先被确保的特定的数据保存部、或者输出目的地的其他中继器的缓冲器部中的多个数据保存部之中的预先被确保的特定的数据保存部。由此,在半导体系统的数据传输中实现业务流的低延迟传输。

    中继装置、中继装置的控制方法及程序

    公开(公告)号:CN103181127A

    公开(公告)日:2013-06-26

    申请号:CN201280003420.4

    申请日:2012-01-30

    CPC classification number: H04L49/60 H04L45/60

    Abstract: 本发明提供一种中继装置、中继装置的控制方法及程序。中继装置(800b)具备:输入缓冲器(802),其具有用于保存被输入的数据的多个信道(817);以及判优器(850),其基于与多个信道(817)的至少1个所保存的、传输路径的至少一部分共通的数据相关的输入缓冲器(802)的利用状况和与传输路径的至少一部分共通的数据相关的相邻中继装置(800c)中的输入缓冲器的利用状况的比较结果,来决定是否输出数据。

    无线中继装置及无线中继方法

    公开(公告)号:CN101884233B

    公开(公告)日:2013-06-12

    申请号:CN200980101234.2

    申请日:2009-04-08

    CPC classification number: H04B7/15542 H04W16/28 H04W72/082

    Abstract: 一种无线中继装置(100),能够进行数据的高品质传送,该无线中继装置(100)具有:无线控制部(110)和数据链路通信部(101),通过无线接收和发送数据;拥挤状态判断部(104),判断在无线中继装置(100)中是否因电波干扰而产生了拥挤;数据流判断部(105),在通过拥挤状态判断部(104)判断为产生拥挤时,确定无线控制部(110)和数据链路通信部(101)收发的数据的流,判断在无线中继装置(100)中多个流是否交叉;以及传送参数调整部(106),对传送特性进行调整,以消除该拥挤,所述传送特性是由多个其他通信装置(100)中的至少一个通信装置(100)以及无线控制部(110)处理的无线的多种传送特性中的、对应数据流判断部(105)的判断结果的种类的传送特性。

    半导体系统、中继器及芯片电路

    公开(公告)号:CN102474468A

    公开(公告)日:2012-05-23

    申请号:CN201180002567.7

    申请日:2011-01-19

    CPC classification number: G06F13/4022 G06F13/1663 H04L45/123

    Abstract: 本发明提供一种半导体系统、中继器及芯片电路。中继器在总线主控器与存储器之间使数据在被网络化的通信总线上进行传输。该中继器包括:延迟时间处理部,其获取存在于发送数据的多条传输路径上的其他中继器中的处理延迟时间的信息;和低延迟路径选择部,其基于所获取到的与多条传输路径相关的处理延迟时间的信息,选择存储器以及多条传输路径中的向存储器进行传输的一条传输路径。由此,可以实现考虑了通讯特性差异以及时刻变化的存储器的存取负荷的、更高效率且低延迟的网络传输。

Patent Agency Ranking