接口装置及存储器总线系统

    公开(公告)号:CN104137083A

    公开(公告)日:2014-11-05

    申请号:CN201380010815.1

    申请日:2013-11-19

    IPC分类号: G06F12/00 G06F13/16 G06F13/36

    摘要: 本发明提供一种在片上网络(NoC)上相互连接的存储器访问系统中即使存储器访问请求的顺序被变更的情况下也能够正确地生成响应数据包的技术。接口装置连接与NoC上的存储器相连的存储器控制器、和在集成电路上形成的总线网络。存储器控制器调解多个请求数据的处理顺序。接口装置具备:报头生成存储部,以第1顺序接受从多个请求数据包中提取出的多个请求报头,以按第1顺序读出与各请求报头对应的各响应报头的方式进行存储;和报头顺序控制部,在以第2顺序向存储器发送了多个请求数据时,以按第2顺序读出各响应报头的方式控制报头生成存储部。

    总线控制装置、总线控制系统以及网络接口

    公开(公告)号:CN103635894A

    公开(公告)日:2014-03-12

    申请号:CN201380002031.4

    申请日:2013-05-09

    摘要: 一种总线控制装置,在SoC(System-on-Chip:片上系统)的通信总线中以低的总线工作频率实现宽带的通信,其在介由被网络化的总线在第一节点与第二节点之间传送数据的半导体电路的总线控制系统中与该第一节点直接连接。总线控制装置包括:路径负载检测部,其针对从第一节点去往第二节点的去路组以及从第二节点去往第一节点的回路组的至少一方的路径组,检测各路径的负载;路径候补提取部,其以该路径组的路径负载被均等化的方式从路径组中提取成为候补的路径;路径决定部,其基于提取结果以及事先规定的选择规则来决定数据的传送路径;以及数据收发部,其利用保存有表示该路径的路径信息的标头信息,在第一节点与第二节点之间传送数据。