-
公开(公告)号:CN114035384B
公开(公告)日:2023-09-01
申请号:CN202111267390.5
申请日:2021-10-27
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/1362 , G02F1/1368
摘要: 本发明公开了一种阵列基板线路修补方法、装置及阵列基板,涉及显示面板技术领域。该方法包括:确定信号线上的待修补段;运用导电材料在待修补段的两端之间形成修补线,修补线与待修补段的两端连接;运用绝缘材料在修补线上方形成覆盖层,覆盖层完全覆盖修补线的表面。本发明利用修补线替换信号线上的待修补段,再在修补线上覆盖覆盖层,使信号线能够正常传输信号,提高了阵列基板的生成良率。
-
公开(公告)号:CN114530129B
公开(公告)日:2023-06-30
申请号:CN202111275201.9
申请日:2021-10-29
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
摘要: 本申请涉及一种显示面板的驱动方法、显示面板的驱动装置及显示设备,其中,所述显示面板的驱动方法包括:当侦测到待显示画面为预设画面时,依次向各个扫描线传送扫描信号,所述扫描信号用于打开各个像素行上的子像素;向各个数据线提供数据信号,以在各个子像素打开时驱动各个子像素进行显示,其中,每相邻两列数据线上接收的所述数据信号的极性相反,使得各行中任意相邻两列的子像素的极性相反,进而在侦测到即将显示预设画面时,各个像素行上的绿色子像素与公共电极的压差不会大于红色子像素和蓝色子像素与公共电极的压差,使得显示画面中不会突出显示绿色。
-
公开(公告)号:CN115172281A
公开(公告)日:2022-10-11
申请号:CN202210886100.3
申请日:2022-07-26
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: H01L21/84 , H01L27/12 , H01L27/32 , G02F1/1368 , G02F1/1362
摘要: 本申请提供一种阵列基板及其制备方法、显示面板。制备方法包括:在基板上形成栅极和栅极绝缘层,栅极绝缘层覆盖栅极;在栅极绝缘层上通过原子层沉积工艺形成待转换层;对待转换层进行快速退火处理形成第一有源层;在第一有源层上形成间隔设置的源极和漏极,源极和漏极均连接第一有源层。通过本申请的制备方法制备得到的阵列基板的结晶度及原子有序性较高,电子迁移率高达2‑10cm2/Vs,能够适用于大尺寸(例如大于65寸)、高分辨率(例如8k)、高刷新率(例如大于等于120Hz)的显示面板。
-
公开(公告)号:CN115079476A
公开(公告)日:2022-09-20
申请号:CN202210551410.X
申请日:2022-05-18
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/1362 , G02F1/1333
摘要: 本申请涉及一种阵列基板及其制备方法、阵列基板的色阻互叠测量方法。该阵列基板包括衬底、形成于衬底上的驱动阵列层和位于驱动阵列层背离衬底一侧的色阻层,驱动阵列层包括沿第一方向延伸的多条扫描线和沿第二方向延伸的多条数据线,第一方向与第二方向相互交叉;色阻层包括多个色阻单元,相邻的两个色阻单元之间沿第一方向相互交叠,且相邻的两个色阻单元的交叠区域在衬底上的正投影覆盖数据线在衬底上的正投影,其中,至少部分色阻单元的非交叠区域设置有开口。本申请可以在色阻异常时及时拦检调整,有效测量相邻的两个色阻单元的互叠宽度尺寸,提高了阵列基板的合格率。
-
公开(公告)号:CN114527605A
公开(公告)日:2022-05-24
申请号:CN202210182476.6
申请日:2022-02-25
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/1339
摘要: 本申请提供了一种显示组件和显示面板,主要涉及显示技术领域。其中,显示组件包括外围区和至少两个显示区,外围区设有衬垫,显示区和衬垫之间设置有挡墙,挡墙用于阻挡外界物体进入到显示区。显示区和衬垫之间设置有挡墙,因此,在清洗显示组件时,外界物体被挡墙阻挡在显示区外,避免了外界物体进入显示区从而造成显示区显示异常的问题。
-
公开(公告)号:CN114415434A
公开(公告)日:2022-04-29
申请号:CN202210141611.2
申请日:2022-02-16
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/1368 , G02F1/1362 , H01L27/12
摘要: 本申请涉及一种阵列基板及显示面板,阵列基板包括呈阵列排布的多个子像素,每个子像素包括主像素区、次像素区及器件区;器件区包括主薄膜晶体管、主存储电极、次薄膜晶体管、次存储电极和分压薄膜晶体管,其中,主薄膜晶体管的第一源极与主像素电极或者主存储电极电连接,次薄膜晶体管的第二源极的一端与次像素电极或者次存储电极电连接,次薄膜晶体管的第二源极的另一端与分压薄膜晶体管的第三源极电连接;每个子像素还包括公共走线,公共走线与分压薄膜晶体管的第三漏极同层布置,且由主像素区延伸至次像素区,并与第三漏极的两端分别电连接。该阵列基板在改善色偏、提升大视角范围的同时,可以增大有效透光区域的面积,提高像素开口率。
-
公开(公告)号:CN217404689U
公开(公告)日:2022-09-09
申请号:CN202221548283.X
申请日:2022-06-17
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/13357
摘要: 本实用新型涉及光学显示技术领域,提供一种背光模组和显示装置。背光模组包括框体、光源和蓄能发光材料件,光源安装于框体;调光模块安装于框体,并设置于光源的一侧,用于对光源发出的光进行调整以输出背光;蓄能发光材料件,蓄能发光材料件位于光源和调光模块之间,或者,蓄能发光材料件设于光源的表面,以使光源发出的光线透过蓄能发光材料件后达到调光模块。其中,光源发出的光线经过蓄能发光材料件时,蓄能发光材料件基于自身材料特性输出光辐射,提升频谱范围,无需增大RGB的膜厚,解决了现有的色域提高会造成穿透率下降的技术问题,从而有利于色域提高且不降低穿透率。
-
公开(公告)号:CN216451748U
公开(公告)日:2022-05-06
申请号:CN202122978692.5
申请日:2021-11-26
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
摘要: 本申请属于显示装置技术领域,提供了一种抑制电磁干扰结构及显示装置,其中,抑制电磁干扰结构包括电路板、输入连接器、输出连接器和磁环,输入连接器和输出连接器分别安装于电路板上,电路板开设有多个通孔,磁环通过通孔安装于电路板上,并围绕输入连接器或输出连接器一圈;显示装置包括:显示面板和抑制电磁干扰结构。本申请提供的抑制电磁干扰结构通过电路板上的通孔可以将磁环安装在输入连接器和/或输出连接器的外围,实现对电磁干扰的抑制,并且由于开孔是电路板制程中的常规工艺,磁环围绕在输入连接器或输出连接器的外侧、占用的空间小,从而抑制电磁干扰结构不受显示装置类型的限制。
-
公开(公告)号:CN217060696U
公开(公告)日:2022-07-26
申请号:CN202220827153.3
申请日:2022-04-11
申请人: 滁州惠科光电科技有限公司 , 惠科股份有限公司
IPC分类号: G02F1/1335 , G02F1/1339
摘要: 本申请提供一种显示面板和显示装置,涉及液晶显示技术领域,包括相对设置的第一基板和第二基板,设置在第一基板与第二基板之间的非显示区域的框胶,以及设置在第一基板朝向第二基板一侧的非显示区域的遮光层,其中,遮光层包括用于检测框胶的宽度的第一测量区,第一测量区通过镂空结构形成刻度图案。本申请提供的技术方案可以降低对显示面板框胶的宽度检测时的复杂度。
-
公开(公告)号:CN116072086B
公开(公告)日:2024-11-08
申请号:CN202310191367.5
申请日:2023-02-22
申请人: 惠科股份有限公司
IPC分类号: G09G3/36
摘要: 本申请公开了一种栅极驱动电路及其驱动方法和显示面板。所述栅极驱动电路包括多个级联的栅极驱动单元,所述栅极驱动电路还包括至少一个信号重置电路,所述信号重置电路的输入端连接所述第n级栅极驱动单元的信号输出端,其中,所述信号重置电路在所述栅极驱动电路的第n级栅极驱动单元输出完成后,第n+m级栅极驱动单元暂停扫描,所述第二输出端正常输出,所述第n‑k级栅极驱动单元至第n级栅极驱动单元在暂停扫描的时段内逐行扫描;所述信号重置电路在第n+m级栅极驱动单元暂停扫描结束时,所述第一输出端正常输出,所述第n+m级栅极驱动单元正常扫描;通过上述方案改善了由于Q点漏电导致显示异常的问题。
-
-
-
-
-
-
-
-
-