数据处理电路和编码/解码输入数据字的方法

    公开(公告)号:CN101027842B

    公开(公告)日:2012-05-02

    申请号:CN200580032364.7

    申请日:2005-07-19

    IPC分类号: H03M5/12 G11C16/26 G11C11/56

    摘要: 一种数据处理电路,包括用于对数据字进行编码的编码器电路,其中,每个数字具有三个或多个数字值中的任一数字值。对数据字进行编码,从而数据字中的数字计数满足预定标准(数字计数是对采用了各个数字值的编码后的数据字中的数字个数的计数)。编码器定义了至少两个数字映射,每个数字映射定义了将每个可用数字值分配给各个输出数字值的分配。编码器在输入数据字内选择数字的至少两个集合。每个集合与数字映射中的各个映射相关联,选择集合,从而选择性地将每个数字映射应用于来自相关联的集合的数字,出现在数据字中的各个数字值的次数的数字计数将会满足预定标准。通过标识所选集合的信息、以及根据该集合的数字映射通过对输入数据字中的每个集合的数字进行映射获得的输入数据字,来生成表示输入数据字的数据信号。

    一种RFID接收机的解码器和解码方法

    公开(公告)号:CN101571906B

    公开(公告)日:2011-11-16

    申请号:CN200910107805.5

    申请日:2009-06-02

    IPC分类号: G06K7/00 H03M5/12

    摘要: 本发明公开了一种RFID接收机的解码器,包括输入数据的输入端和输出解码后数据的输出端,还包括过零检测模块,所述过零检测模块包括计数单元、编码单元和解码单元,所述计数单元用于对输入端的输入数据进行计数,所述编码单元根据所述计数单元的输出按照简化存储格式进行编码,所述解码单元对经编码单元编码后的数据进行实时双相间隔编码的解码并将解码后数据通过所述输出端输出。本发明还公开了一种RFID接收机的解码方法。本发明采用简化存储格式对数据进行编码,不需要存储所有的数据,实现了实时解码,解决了反应时间的同时减少了硬件资源消耗;本发明结构小巧、可嵌入手机使用。

    一种FM0和FM1码的解码方法和装置

    公开(公告)号:CN102055481A

    公开(公告)日:2011-05-11

    申请号:CN200910207420.6

    申请日:2009-11-03

    IPC分类号: H03M5/12

    摘要: 本发明公开了一种FM0和FM1码的解码方法和装置,涉及无线通信技术,通过获取脉冲宽度,并根据FM0和FM1码中不同的规则进行解码,以及在所获取的脉冲宽度不符合编码规则时立即结束解码。由于在正常情况下FM0码和FM1码中,每个比特周期的开始都要反相,所以其脉冲宽度都不超过2,在根据脉冲宽度进行解码时,由于判断脉冲宽度和译码是同时进行的,所以当脉冲序列发生异常时,即可以很快发现并结束解码,从而减小错误信号带来的延时,提高通信效率,减小通信失败率。

    数字信号调制系统
    34.
    发明公开

    公开(公告)号:CN1292949A

    公开(公告)日:2001-04-25

    申请号:CN99803856.3

    申请日:1999-03-11

    摘要: 一种适于扩谱系统的可变孔径编码/解码系统提供输入NRZ位流的多相位编码(图5、图6)。编码输出信号的每一位被编码以根据输入信号的逻辑电平包括预定不同数量的时钟周期。当输入信号没有表现出逻辑电平转换时,一个编码位表现出预定参考数量的时钟周期,例如9。当输入信号表现出从0到1逻辑电平的相位变化时,相关编码位的位宽度增加1个时钟周期,到10个时钟周期。当输入信号表现出从1到0逻辑电平的相位变化时,相关编码位的位宽度减少1个时钟周期,到8个时钟周期。这样,编码的输出信号可以包含三种类型的由与预定因子N成比例的位宽度变化表示的信息。

    一种抗时钟抖动能力强的零次群接口解码方法及其电路

    公开(公告)号:CN1064491C

    公开(公告)日:2001-04-11

    申请号:CN95119509.3

    申请日:1995-12-15

    申请人: 章谦

    发明人: 章谦

    IPC分类号: H03M5/12 H04L7/00

    摘要: 本发明涉及数据接口的解码方法及其电路设计。本发明提出用数据编码中的时间间隔2与3之间的信号边沿特征进行对数据0和1的判决;根据时间间隔1和上一码组时间间隔4之间的信号边沿特性对当前码组极性进行判决的方法并设计出实现电路,即由数据识别电路、单稳电路、数据再生电路组成的数据解码电路和由正、负极性指示电路、破坏点定位电路组成的破坏点提取电路。具有抗时钟抖动能力强,可靠性高,便于集成,电路简单等特点。

    一种基于OSP协议的曼彻斯特解码装置及方法

    公开(公告)号:CN118487717B

    公开(公告)日:2024-09-06

    申请号:CN202410938863.7

    申请日:2024-07-15

    IPC分类号: H04L1/00 H04L67/01 H03M5/12

    摘要: 本发明公开了一种基于OSP协议的曼彻斯特解码装置及方法,其中,所述解码装置包括:第一周期计算模块、第二周期计算模块、平均周期计算模块和采样模块;其中,所述第一周期计算模块包括:上升沿‑上升沿周期计数模块、下降沿‑下降沿周期计数模块、第一周期判断模块和第一滤波器模块;所述上升沿‑上升沿周期计数模块、下降沿‑下降沿周期计数模块用于动态计数两个相邻上升沿和两个相邻下降沿之间的bit周期;所述第一周期判断模块用于判断所述周期是否为有效周期。本发明通过周期判断模块选择出有效周期,并且对无效周期进行踢除,解决了最后的采样周期出现异常的问题。

    一种单芯线缆曼彻斯特编解码方法

    公开(公告)号:CN118174820A

    公开(公告)日:2024-06-11

    申请号:CN202211581159.8

    申请日:2022-12-09

    IPC分类号: H04L1/00 H03M5/12

    摘要: 本发明提供了一种单芯线缆曼彻斯特编解码方法,所述方法不仅可以实现单芯线缆供电的同时进行双向通信,且针对线缆收放时引起的波形变化问题设计了新的编码方法,可以有效解决线缆收放引起的波形变化造成解码困难的问题,并且大大提高了数据传输波特率,进而提高数据传输速率;此外,本发明编解码实现方式简单易行,同步时钟提取速度快,其只需要2个下降沿或上升沿,且每个字节重新同步,保证了数据传输的正确性;本发明对硬件系统要求较低,只需要求具有边沿捕获功能的MCU或DSP等均可实现。本发明能够解决现有技术中单芯线缆编解码方法的传输波特率较低或波特率较高但编解码十分复杂、初始化过程较慢、数据延时较长的技术问题。

    曼彻斯特协议解码方法、装置及车辆

    公开(公告)号:CN117527144A

    公开(公告)日:2024-02-06

    申请号:CN202311454053.6

    申请日:2023-11-02

    IPC分类号: H04L1/00 H03M5/12

    摘要: 本申请涉及一种曼彻斯特协议解码方法、装置及车辆,方法包括:S1、获取位于曼彻斯特电压脉冲信号的第一速度沿时间戳和上升沿时间戳,并获取位于轮速电压脉冲信号的第二速度沿时间戳;S2、确认第二速度沿时间戳是否满足预设条件;S3、若第二速度沿时间戳满足预设条件,则将第一速度沿时间戳和第二速度沿时间戳进行匹配;S4、若第一速度沿时间戳和第二速度沿时间戳匹配成功,则根据所述上升沿时间戳对曼彻斯特电压脉冲信号进行合规性检查;S5、若曼彻斯特电压脉冲信号通过合规性检查,则对曼彻斯特电压脉冲信号进行解码。本申请的技术方案,通过捕获曼彻斯特电压脉冲信号的上升沿时间戳来实现曼彻斯特解码的功能,降低缓存空间及CPU负载的消耗。

    一种FM0编码数据的解码方法、装置及读写器

    公开(公告)号:CN111510151B

    公开(公告)日:2023-08-18

    申请号:CN202010342447.2

    申请日:2020-04-27

    发明人: 王通生 周其楼

    IPC分类号: H03M5/12

    摘要: 本发明公开了一种FM0编码数据的解码方法、装置及读写器,用以解决现有技术中存在的对FM0编码数据进行解码时,由于频率偏移和时钟抖动导致信号波形畸变较大,使得解码容易出现解码错误的技术问题。所述方法包括:获取第一FM0编码数据,根据所述第一FM0编码数据的离散波形,确定所述第一FM0编码数据的有效码的离散波形,其中,所述第一FM0编码数据的电平跳变节点的数量在预设区间之内;根据所述有效码的离散波形,以电平跳变节点对所述有效码的离散波形进行分隔,得到多个有效码的离散波形的分段,并确定每个分段内的高低电平的数量;根据所述每个分段内的高低电平的数量,确定所述第一FM0编码数据的解码数据。