-
公开(公告)号:CN115277607B
公开(公告)日:2023-12-26
申请号:CN202210854468.1
申请日:2022-07-15
Applicant: 天津市滨海新区信息技术创新中心
IPC: H04L49/901 , G06F9/54
Abstract: 本发明提供了一种异构系统复杂流量情况下的两级拟态判决方法,判决由一级变为两级,第一级判决将每个执行体当做主体与其余执行体数据进行比对,输出一级判决结果,二级判决接收到多个执行体通道的比对结果后进行分析,按照一定规则进行判决结果的选择输出;一级判决包括一级判决、队列一致性判决,一级判决以各个数据通路为主进行该通道和其他通道间数据的一致性判决比对,队列一致性判决用于多个数据通路的保序描述符的一致性判决比对,二级判决进行多个通道一级判决结果输出的最终裁决。本发明在进行主执行体切换时,保序队列及阵列无感知,一级判决无感知,只影响二级判决,不会有数据的丢失。
-
公开(公告)号:CN115277607A
公开(公告)日:2022-11-01
申请号:CN202210854468.1
申请日:2022-07-15
Applicant: 天津市滨海新区信息技术创新中心
IPC: H04L49/901 , G06F9/54
Abstract: 本发明提供了一种异构系统复杂流量情况下的两级拟态判决方法,判决由一级变为两级,第一级判决将每个执行体当做主体与其余执行体数据进行比对,输出一级判决结果,二级判决接收到多个执行体通道的比对结果后进行分析,按照一定规则进行判决结果的选择输出;一级判决包括一级判决、队列一致性判决,一级判决以各个数据通路为主进行该通道和其他通道间数据的一致性判决比对,队列一致性判决用于多个数据通路的保序描述符的一致性判决比对,二级判决进行多个通道一级判决结果输出的最终裁决。本发明在进行主执行体切换时,保序队列及阵列无感知,一级判决无感知,只影响二级判决,不会有数据的丢失。
-
公开(公告)号:CN111131535B
公开(公告)日:2022-05-06
申请号:CN201911236451.4
申请日:2019-12-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种RapidIO动态地址映射系统,包括输入模块、协议转换模块、以及输出模块;所述输入模块,与协议转换模块相连,用于输入以太网UDP报文;所述协议转换模块,用于实现以太网UDP协议向RapidIO协议转换的动态地址映射;所述输出模块,与协议转换模块相连,用于数据输出。本发明提出了一种RapidIO动态地址映射系统,识别以太网UDP端点发出来的报文信息映射到不同的RapidIO地址存储空间,可以给RapidIO端点更多的时间去处理收到的数据内容,从而提高整个系统性能。
-
公开(公告)号:CN114244910A
公开(公告)日:2022-03-25
申请号:CN202111548644.0
申请日:2021-12-17
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了异构协议的转换装置和方法,Fiber Channel控制器对Fiber Channel数据包进行协议解析;Fiber Channel转Internet映射器对协议解析后的Fiber Channel数据包进行包解析;根据负载信息对Fiber Channel数据包进行拼包处理,得到拼包后的负载信息;根据Fiber Channel包头信息对Fiber Channel数据包进行包头映射,得到对应的Internet包头信息;将拼包后的负载信息和Internet包头信息进行Internet协议格式的封包处理,最终得到Internet数据包,可以提高协议转换效率、可扩展性和兼容度。
-
公开(公告)号:CN109408452B
公开(公告)日:2021-07-09
申请号:CN201810082096.9
申请日:2018-01-29
Applicant: 天津芯海创科技有限公司 , 上海红神信息技术有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/173 , G06F15/78
Abstract: 本发明公开了一种拟态工控处理器及数据处理方法,涉及工控处理器领域,包括:多个CPU内核、总线互连模块、拟态功能模块和多个处理器接口,拟态功能模块单元,实现处理器输入或者输出数据的拟态化计算与处理,当向处理器接口输出数据时,对接收到的多个下行数据进行拟态判决,根据判决结果向处理器接口输出正确状态的下行数据;当接收处理器接口输入数据时,确定流量处理能力满足预设条件的CPU内核的内核标识,再通过总线互联模块将接收到的上行数据发送给与上行数据携带的内核标识所对应的CPU内核。本发明的一种拟态工控处理器,可以对各个CPU内核的输出数据进行判决,输出正确结果,并引入拟态数据流量均衡机制,实现不同异构CPU内核的负荷性能均衡。
-
公开(公告)号:CN108089987B
公开(公告)日:2021-04-27
申请号:CN201711469174.2
申请日:2017-12-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 徐庆阳 , 刘勤让 , 沈剑良 , 宋克 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 汪欣 , 谭力波 , 钟丹 , 张丽 , 丁青子 , 黑建平 , 杨晓龙 , 田晓旭 , 杨堃
IPC: G06F11/36
Abstract: 本发明提供了一种功能验证方法和装置,其中,所述方法包括:读取用户编写的配置文件;根据配置文件对待验证模块进行配置;对所述待验证模块的功能进行自动检查。本发明实施例能够对待验证模块的功能进行自动检查,不仅提高了验证结果的正确性,而且功能验证的效率较高。
-
公开(公告)号:CN110430146A
公开(公告)日:2019-11-08
申请号:CN201910561887.4
申请日:2019-06-26
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/951 , H04L12/861 , H04L12/935
Abstract: 本发明提出一种基于CrossBar交换的信元重组方法及交换结构,在信元重组过程中加入一种重组加速的机制,在占用缓存到达一定水位时,临时进入重组加速状态;这是一种缓存容量与调度均衡妥协折中的处理方式;本发明可以降低包重组对于缓存的容量需求,保证典型场景下的调度场景下的调度均衡性。
-
公开(公告)号:CN108833308A
公开(公告)日:2018-11-16
申请号:CN201810526393.8
申请日:2018-05-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/935 , H04L12/861
Abstract: 本发明提供了一种数据交换方法、装置及系统,方法包括:在当前调度周期中,接收多个输入缓存发送的队列发送请求,队列发送请求包括至少一个数据队列;针对每个主应答轮询指针当前指向的第一位置,根据数据队列确定与第一位置匹配的第二位置;若第一位置和第二位置匹配成功,向第二位置指向的第一目的输入缓存发送应答信息,向第一位置指向的第一目的输出缓存发送授予信息,以使第一目的输入缓存向第一目的输出缓存发送数据队列;根据数据队列更新各个主应答轮询指针的指向位置和各个主响应轮询指针的指向位置,以便在下一调度周期中使用,缓解现有技术中存在的端口之间的匹配效率低的问题,达到了提高端口之间的匹配效率的技术效果。
-
公开(公告)号:CN108833307A
公开(公告)日:2018-11-16
申请号:CN201810660086.9
申请日:2018-06-22
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王盼 , 刘勤让 , 宋克 , 朱珂 , 沈剑良 , 吕平 , 谭力波 , 董春雷 , 李庆龙 , 刘汉卿 , 李丹丹 , 汪涟 , 赵博 , 汪欣 , 张文建 , 杨国环 , 姜海斌
IPC: H04L12/933 , H04L12/935 , H04L12/861
Abstract: 本发明提供了一种数据交换装置,包括:N个输入缓存、N2个交叉节点缓存和N个输出缓存,每个输入缓存对应一个由N个交叉节点缓存组成的交叉节点缓存行,每个输出缓存均对应一个由N个交叉节点缓存组成的交叉节点缓存列,每个输入缓存和每个输出缓存分别按照其直连的端口模式的配置信息划分缓存分区;每个交叉节点缓存按照列对应的输出缓存对应的端口模式的配置信息划分缓存分区;输入缓存用于将接收的数据包存入与数据包中携带的目的端口号对应的交叉节点缓存;交叉节点缓存用于将数据包输送与目的端口号对应的输出缓存;输出缓存用于将数据包输送给N个目的端口中与目的端口号对应的目的端口,达到不影响性能的前提下对缓存的最大程度利用的技术效果。
-
公开(公告)号:CN108196966A
公开(公告)日:2018-06-22
申请号:CN201810081137.2
申请日:2018-01-29
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 李丹丹 , 谭力波 , 王盼 , 刘勤让 , 宋克 , 朱珂 , 沈剑良 , 吕平 , 张兴明 , 刘汉卿 , 姜海斌 , 董春雷 , 李庆龙 , 汪涟 , 赵博 , 张文建 , 杨国环
Abstract: 本发明提供了一种多数据源的数据比对方法、装置和芯片;其中,该方法包括:当接收到数据源发送的数据时,提取数据的数据特征,生成数据特征对应的存储地址;从数据源对应的多个存储块中,查找存储地址为空闲状态的存储块;将数据特征保存至空闲状态的存储块的存储地址中,以等待数据特征与其它数据源的数据特征进行比对。本发明通过为每个数据源设置多个存储快,可以将数据特征保存在处于空闲状态下的存储地址中,避免了数据特征之间的覆盖问题,提高了数据比对的成功率。
-
-
-
-
-
-
-
-
-