-
公开(公告)号:CN110515419B
公开(公告)日:2023-03-10
申请号:CN201910784082.6
申请日:2019-08-23
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06F1/04
摘要: 本发明提供了一种优化格雷码编码方式实现跨时钟域的装置,通过在原有格雷码转换电路基础上,通过增加2bit指示信号,实现了非2的n次幂地址编码转换逻辑时,在最大值与0地址之间的过渡期间,只根据新增的2bit指示信号进行判断,在其他情况下,仍然采用标准的格雷码转换逻辑。本发明从跨时钟处理的效果上看,编码后仍然可以保证有效的地址指示信号只发生一bit变化,原理上保证了时钟跨接处理的正确性,并与标准的格雷码转换效果相当。
-
公开(公告)号:CN111654454B
公开(公告)日:2022-04-19
申请号:CN202010578324.9
申请日:2020-06-23
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
摘要: 本发明公开了一种基于Crossbar的双模混合交换装置和调度数据的方法。所述双模混合交换装置,包括支持双模行列调度的Crossbar交换结构、可编程通道化数据处理模块以及去通道化处理模块,Crossbar交换结构包括缓存模块和调度管理模块;可编程通道化数据处理模块,用于将输入的非通道化数据通过切片和分组处理转换为通道化的分组数据;调度管理模块,用于对于通道化数据采用通道调度模式进行调度,对于分组数据采用分组调度模式进行调度;去通道化处理模块,用于对输出缓存中的数据进行去通道化处理和数据重组。本发明的双模混合交换装置,同时支持分组交换和电路交换两种工作模式,并支持异构网络数据转换与传输。
-
公开(公告)号:CN110430146B
公开(公告)日:2022-03-18
申请号:CN201910561887.4
申请日:2019-06-26
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: H04L49/9057 , H04L49/90 , H04L49/111
摘要: 本发明提出一种基于CrossBar交换的信元重组方法及交换结构,在信元重组过程中加入一种重组加速的机制,在占用缓存到达一定水位时,临时进入重组加速状态;这是一种缓存容量与调度均衡妥协折中的处理方式;本发明可以降低包重组对于缓存的容量需求,保证典型场景下的调度场景下的调度均衡性。
-
公开(公告)号:CN108197074B
公开(公告)日:2021-05-04
申请号:CN201810174203.0
申请日:2018-03-01
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06F17/14
摘要: 本发明提供了一种快速傅里叶变换FFT数据处理方法及装置,方法包括:将样本点数除以基准样本点数,得到调度因子M;若调度因子M小于或者等于1,在运算模块中选取至少一个蝶形运算单元同时对样本点进行FFT蝶形运算,得到蝶形运算结果;若调度因子M大于1且样本点数为基准样本点数的2N倍,反复利用运算模块中全部蝶形运算单元进行FFT蝶形运算,直至全部样本点均计算完毕,得到第一级运算结果;将第一级运算结果分别存入对应的存储器;基于第一级运算结果,反复利用运算模块中的全部蝶形运算单元进行FFT蝶形运算,直至得到第N+1级蝶形运算结果,缓解现有技术中的数据调度结构应用环境单一、灵活性低的问题,达到了提高数据调度结构的灵活性的效果。
-
公开(公告)号:CN111445017A
公开(公告)日:2020-07-24
申请号:CN202010207582.6
申请日:2020-03-23
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06N3/063
摘要: 本申请提供了一种运算方法及装置,运算装置包括复数乘法器、选择器、以及复数加法器。由于,每一复数乘法器由实数加法器、选择器、以及实数乘法器组成,每一复数加法器由实数加法器、选择器、以及实数乘法器组成。所以,在复数运算模式下,输入的运算数据为复数,复数乘法器通过实数乘法器和实数加法器完成对实部和虚部的乘加运算。复数加法器通过实数乘法器和实数加法器完成对实部和虚部的加法运算。在实数运算模式下,输入的运算数据为实数,可以直接使用实数乘法器和实数加法器完成实数的乘法和/或加法运算。运算装置中设置有多个选择器,通过控制选择器选择数据流实现不同的计算功能。
-
公开(公告)号:CN110971481A
公开(公告)日:2020-04-07
申请号:CN201911071658.0
申请日:2019-11-05
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
摘要: 本发明提供了一种缓存地址管理逻辑的测试方法,用于保证芯片内所有缓存地址管理逻辑实现的正确性;该方法能自动识别出芯片内所有缓存地址管理逻辑,且证明所有缓存地址管理逻辑在测试中被覆盖到;另外,该方法提供了实时检测各缓存地址管理逻辑在测试过程中工作正确性的手段,一旦出现地址重复分配或重复回收错误可及时上报并进行记录;同时,该方法提供了检查地址是否泄露的手段。
-
公开(公告)号:CN110515419A
公开(公告)日:2019-11-29
申请号:CN201910784082.6
申请日:2019-08-23
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06F1/04
摘要: 本发明提供了一种优化格雷码编码方式实现跨时钟域的装置,通过在原有格雷码转换电路基础上,通过增加2bit指示信号,实现了非2的n次幂地址编码转换逻辑时,在最大值与0地址之间的过渡期间,只根据新增的2bit指示信号进行判断,在其他情况下,仍然采用标准的格雷码转换逻辑。本发明从跨时钟处理的效果上看,编码后仍然可以保证有效的地址指示信号只发生一bit变化,原理上保证了时钟跨接处理的正确性,并与标准的格雷码转换效果相当。
-
公开(公告)号:CN110191028A
公开(公告)日:2019-08-30
申请号:CN201910617657.5
申请日:2019-07-10
申请人: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
摘要: 本发明提供了一种可软件定义的互连设备的测试装置、系统及方法;其中,该装置包括原协议报文生成器、目标协议报文解析匹配器及控制器;控制器用于接收用户的配置指令,生成原协议配置命令、解析匹配配置命令及协议转换配置命令;原协议报文生成器用于根据原协议配置命令,生成原协议报文,并将原协议报文发送至互连设备,以使互连设备根据原协议报文及协议转换配置命令生成目标协议报文;目标协议报文解析匹配器用于接收互连设备发送的目标协议报文后,根据解析匹配配置命令,对目标协议报文进行解析及匹配,生成功能及功能测试结果。本发明实现了互连设备功能的全面测试、提高了测试效率。
-
公开(公告)号:CN109495519A
公开(公告)日:2019-03-19
申请号:CN201910022418.5
申请日:2019-01-09
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
摘要: 本发明提供了一种物理编码电路及高速接口协议交换芯片;物理编码电路包括通用逻辑模块、可配置逻辑模块及配置寄存器;通用逻辑模块包括多个通用子电路;可配置逻辑模块包括多个可配置子模块;可配置子模块包括多个可配置子电路及选择器;配置寄存器接收软件定义控制电路发送的配置指令,并根据配置指令,对通用逻辑模块的参数进行设置,并通过选择器激活对应的可配置子电路;通用逻辑模块与激活的可配置子电路根据配置指令对应的高速接口协议,对软件定义控制电路发送的待编码数据进行编码,得到已编码数据,并将已编码数据发送至物理介质传输电路。本发明提高了物理编码电路的复用度,从而减小了高速接口协议交换芯片的体积、重量等参数。
-
公开(公告)号:CN108089987A
公开(公告)日:2018-05-29
申请号:CN201711469174.2
申请日:2017-12-28
申请人: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC分类号: G06F11/36
摘要: 本发明提供了一种功能验证方法和装置,其中,所述方法包括:读取用户编写的配置文件;根据配置文件对待验证模块进行配置;对所述待验证模块的功能进行自动检查。本发明实施例能够对待验证模块的功能进行自动检查,不仅提高了验证结果的正确性,而且功能验证的效率较高。
-
-
-
-
-
-
-
-
-