-
公开(公告)号:CN1516475A
公开(公告)日:2004-07-28
申请号:CN03108545.8
申请日:1997-09-30
申请人: 汤姆森消费电子有限公司
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 本发明描述了以可可变长度压缩产生固定长度压缩数据块的压缩和解压的装置和方法。压缩系统从一个数据块中接收N位数据字(60)并确定该数据字的可变压缩长度(62)。位计数器监视剩余的总位数(64)并确定是否已用足够的位数以确保可以填充固定长度压缩数据块(66)。如果已用足够的位数,则输出压缩的数据字(70)。如果没有,在输出之前给压缩的数据字填充一合适的位数(68),填充位可以是零位。
-
公开(公告)号:CN1153452C
公开(公告)日:2004-06-09
申请号:CN97181835.5
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
IPC分类号: H04N5/44
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 本申请公开了能够将各种输入格式的视频数据自动译码为一种预定输出格式的一种视频解码器(10)。输入数据可以是标准清晰度(NTSC或PAL制)数据或MPEG2压缩数据。将标准清晰度数据重新排列成与解码器(10)的单帧显示处理器(40)兼容的块格式。显示处理器有选择地处理MPEG2格式数据或非MPEG2格式数据并将其传送到一个显示装置。一个基于块的存储器(20)在处理过程中保存MPEG2和非MPEG2象素块数据,以及光栅扫描格式的标准清晰度数据。
-
公开(公告)号:CN1153451C
公开(公告)日:2004-06-09
申请号:CN97181834.7
申请日:1997-09-30
申请人: 汤姆森消费电子有限公司
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 本申请公开了能够将各种输入格式的视频数据自动译码为一种预定输出格式的一种视频解码器(10)。输入数据可以是标准清晰度(NTSC或PAL制)数据或MPEG压缩数据。将标准清晰度数据重新排列成与解码器(10)的单帧显示处理器(40)兼容的块格式。显示处理器(40)包括一个块行转换器(56、58),并有选择地处理MPEG格式数据或非MPEG格式数据和将其传送到一个显示装置。一个基于块的存储器(20)保存MPEG和非MPEG象素块数据。这种解码器能够接收和显示以脉冲串和不连续方式传输的信号。
-
公开(公告)号:CN1139260C
公开(公告)日:2004-02-18
申请号:CN97181774.X
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
IPC分类号: H04N7/50
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 在一个高清晰度的电视接收机中的一个MPEG译码器(14,18,22)译码和解压缩MPEG编码的数据以产生解压缩的图象象素块,并且包括连接到一个帧存储器(60)的运动补偿网络(90…)以产生最终的译码的象素数据用于显示。在将解压缩的MPEG数据存储到帧存储器之前由多个并行的再压缩器(40,42)对之进行再压缩。每个再压缩器接收一个交错的象素数据数据流(24,27;图5)并且在每一时钟周期期间分别预测和压缩交错的象素值(a,c)(图20,27)。在再压缩之前对象素数据进行子采样的时候,在一个数据缩减的处理模式中对一个再压缩器(42)撤去电源。在再压缩之前将子采样的数据进行重排序(43)。连接到帧存储器的多个并行解压缩器(80,82,84)将象素数据提供给运动处理网络。一个控制单元(356,360,364,图23)在数据源被中断的时候通过重复最后一个有效数据确保将一个未被中断的交错的数据流提供给解压缩器。
-
公开(公告)号:CN1311957A
公开(公告)日:2001-09-05
申请号:CN99809301.7
申请日:1999-08-03
申请人: 赤道技术公司
发明人: 周晴刚
IPC分类号: H04N7/68
CPC分类号: H04N7/012 , H04N5/4401 , H04N7/0137 , H04N11/044 , H04N19/186 , H04N19/51 , H04N19/59 , H04N21/440218
摘要: 一种图像处理电路,包括一个处理器,它接收原始第一视频图像的原始像素值以及原始第二视频图像的原始像素值。该处理器从第一原始视频图像的原始像素值产生第一像素值分量,并且从原始第二视频图像(68)中的原始像素值产生第二像素值分量。该处理器从第一和第二像素值分量产生填充像素值,并且组合该填充像素和原始的第一视频图像,以产生组合视频图像(72)。可以使用这样一个图像处理电路以从一个原始视频场中产生一个填充的视频场,并且合并该填充和原始场,以产生一个组合视频帧(74)。这样一个图像处理电路通常使用较少的内存,并且比前先的图像处理电路更精确地检测场间运动。按照本发明的另一个方面,更精确地辨别浅线与边缘处,因此,与现有的图像处理电路比,它生产的视觉的人为干扰更少。
-
公开(公告)号:CN1246249A
公开(公告)日:2000-03-01
申请号:CN97181841.X
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
IPC分类号: H04N7/50
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 在一个高清晰度的电视接收机中的一个MPEG译码器(14,18,22)译码和解压缩MPEG编码的数据以产生解压缩的图象象素块,并且包括连接到一个帧存储器(60)的运动补偿网络(90…)以产生最终的译码的象素数据用于显示。在将解压缩的MPEG数据存储到帧存储器之前由多个并行的再压缩器(40,42)对之进行再压缩。每个再压缩器接收一个交错的象素数据数据流(24,27;图5)并且在每一时钟周期期间分别预测和压缩交错的象素值(a,c)(图20,27)。在再压缩之前对象素数据进行子采样的时候,在一个数据缩减的处理模式中对一个再压缩器(42)撤去电源。在再压缩之前将子采样的数据进行重排序(43)。连接到帧存储器的多个并行解压缩器(80,82,84)将象素数据提供给运动处理网络。一个控制单元(356,360,364,图23)在数据源被中断的时候通过重复最后一个有效数据确保将一个未被中断的交错的数据流提供给解压缩器。
-
公开(公告)号:CN1246248A
公开(公告)日:2000-03-01
申请号:CN97181840.1
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
IPC分类号: H04N7/50
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 在一个高清晰度的电视接收机中的一个MPEG译码器(14,18,22)译码和解压缩MPEG编码的数据以产生解压缩的图象象素块,并且包括连接到一个帧存储器(60)的运动补偿网络(90…)以产生最终的译码的象素数据用于显示。在将解压缩的MPEG数据存储到帧存储器之前由多个并行的再压缩器(40,42)对之进行再压缩。每个再压缩器接收一个交错的象素数据数据流(24,27;图5)并且在每一时钟周期期间分别预测和压缩交错的象素值(a,c)(图20,27)。在再压缩之前对象素数据进行子采样的时候,在一个数据缩减的处理模式中对一个再压缩器(42)撤去电源。在再压缩之前将子采样的数据进行重排序(43)。连接到帧存储器的多个并行解压缩器(80,82,84)将象素数据提供给运动处理网络。一个控制单元(356,360,364,图23)在数据源被中断的时候通过重复最后一个有效数据确保将一个未被中断的交错的数据流提供给解压缩器。
-
公开(公告)号:CN1246247A
公开(公告)日:2000-03-01
申请号:CN97181838.X
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 在一个高清晰度的电视接收机中的一个MPEG译码器(14,18,22)译码和解压缩MPEG编码的数据以产生解压缩的图象象素块,并且包括连接到一个帧存储器(60)的运动补偿网络(90…)以产生最终的译码的象素数据用于显示。在将解压缩的MPEG数据存储到帧存储器之前由多个并行的再压缩器(40,42)对之进行再压缩。每个再压缩器接收一个交错的象素数据数据流(24,27;图5)并且在每一时钟周期期间分别预测和压缩交错的象素值(a,c)(图20,27)。在再压缩之前对象素数据进行子采样的时候,在一个数据缩减的处理模式中对一个再压缩器(42)撤去电源。在再压缩之前将子采样的数据进行重排序(43)。连接到帧存储器的多个并行解压缩器(80,82,84)将象素数据提供给运动处理网络。一个控制单元(356,360,364,图23)在数据源被中断的时候通过重复最后一个有效数据确保将一个未被中断的交错的数据流提供给解压缩器。
-
公开(公告)号:CN1246245A
公开(公告)日:2000-03-01
申请号:CN97181780.4
申请日:1997-12-15
申请人: 汤姆森消费电子有限公司
IPC分类号: H04N7/50
CPC分类号: H03M7/40 , G06T9/007 , H04N5/4401 , H04N5/46 , H04N11/044 , H04N19/13 , H04N19/186 , H04N19/40 , H04N19/42 , H04N19/423 , H04N19/428 , H04N19/436 , H04N19/439 , H04N19/59 , H04N19/60 , H04N19/61 , H04N19/895 , H04N19/90 , H04N19/91 , H04N21/4305
摘要: 在一个高清晰度的电视接收机中的一个MPEG译码器(14,18,22)译码和解压缩MPEG编码的数据以产生解压缩的图象象素块,并且包括连接到一个帧存储器(60)的运动补偿网络(90…)以产生最终的译码的象素数据用于显示。在将解压缩的MPEG数据存储到帧存储器之前由多个并行的再压缩器(40,42)对之进行再压缩。每个再压缩器接收一个交错的象素数据数据流(24,27;图5)并且在每一时钟周期期间分别预测和压缩交错的象素值(a,c)(图20,27)。在再压缩之前对象素数据进行子采样的时候,在一个数据缩减的处理模式中对一个再压缩器(42)撤去电源。在再压缩之前将子采样的数据进行重排序(43)。连接到帧存储器的多个并行解压缩器(80,82,84)将象素数据提供给运动处理网络。一个控制单元(356,360,364,图23)在数据源被中断的时候通过重复最后一个有效数据确保将一个未被中断的交错的数据流提供给解压缩器。
-
公开(公告)号:CN1047053C
公开(公告)日:1999-12-01
申请号:CN94113715.5
申请日:1994-09-08
申请人: 索尼公司
IPC分类号: H04N5/262
CPC分类号: H04N11/044 , H04N9/8047 , H04N19/122 , H04N19/126 , H04N19/137 , H04N19/14 , H04N19/149 , H04N19/176 , H04N19/186
摘要: 图象数据压缩装置,其中的图象数据由一个数据块形成电路1分成多个数据块,每一个都包含预定的象素数并由混洗电路2混洗;随着已被数据块化并被混洗的数据由DCT电路3变换成频域数据并由量化电路4重新量化以对图象数据进行压缩。红检测器6确定来自混洗电路2的数据块是否为红基色数据块。如果红检测器6发现数据块是一个红基色数据块,则控制器7控制该量化电路4以使量化电路4的量化步骤更精细。
-
-
-
-
-
-
-
-
-