一种数字波形密度的可视化方法
    61.
    发明公开

    公开(公告)号:CN116243038A

    公开(公告)日:2023-06-09

    申请号:CN202210748410.9

    申请日:2022-06-27

    发明人: 叶擎双

    IPC分类号: G01R13/02

    摘要: 本发明涉及电子设计技术领域,具体涉及一种数字波形密度的可视化方法,该方法包括以下步骤:该方法通过获取当前时间尺度下每个像素组在对应的时间间隔内数字波形的跳变数量;在任意一个像素组对应的数字波形的跳变数量大于预设的跳变数量阈值时,根据数字波形的跳变数量获取相应像素组的跳变数量比例,得到跳变的密度比;基于像素组的高度方向,根据所述密度比获取像素组对应的目标高度;更新相应像素组中目标高度内的像素值并在可视化窗口中呈现更新后的波形,更新后的像素值与波形本身的像素值不同;使波形随着波形跳变的密度比不同而呈现相应高度的颜色,达到可视化波形跳变密度的目的,有助于电路调试和功耗的评估。

    一种提取gds文件中引脚的方法及系统

    公开(公告)号:CN116151160A

    公开(公告)日:2023-05-23

    申请号:CN202310184647.3

    申请日:2023-03-01

    发明人: 张金辉 戴维

    IPC分类号: G06F30/32

    摘要: 本发明涉及电子设计自动化技术领域,特别是涉及一种gds文件中引脚的提取方法及系统,其通过用户指定引用所在层的第一层标签和第一数据类型标签,在对gds文件进行解析得到第一结构体和第二结构体,当第一结构体中包括的所有几何图形的层标签和数据类型标签均与用户指定的相同,且在每层电路板上最多只有一个几何图形时,将相应的结构体标记为焊盘;当第二结构体中包括的参考对象引用相应的焊盘名称时,判定该参考对象为引脚,根据参考对象的坐标和引用的焊盘名称生成引脚,达到恢复引脚、元件和焊盘信息的目的,解决了将gds文件导入目前已知的工具中,只有图形信息,没有元件、引脚和焊盘信息的技术问题。

    总线激励仿真模型
    63.
    发明公开

    公开(公告)号:CN116127677A

    公开(公告)日:2023-05-16

    申请号:CN202111339590.7

    申请日:2021-11-12

    发明人: 郭晨光

    IPC分类号: G06F30/20

    摘要: 本发明涉及一种总线激励仿真模型,当执行总线激励仿真时,实现:步骤C1、获取激励数据配置信息和硬件协议配置信息;步骤C2、根据激励数据配置信息和预先配置的寄存器配置信息按照预设的激励数据传输数据结构生成激励数据流;步骤C3、根据硬件协议配置信息在总线激励模型中生成对应的硬件协议结构体;步骤C4、根据目标输出接口的类型将硬件协议结构体附载到激励数据流上,生成数据流;步骤C5、通过目标输出接口将所述数据流输出至目标硬件,解析数据流,基于目标输出接口类型将对应的硬件协议配置信息和激励数据配置信息耦合后执行对应的总线激励仿真操作。本发明能够支持任意激励数据和硬件协议,能够灵活配置,具有通用性。

    一种基于EDA的图形用户界面的测试系统

    公开(公告)号:CN115858404B

    公开(公告)日:2023-05-12

    申请号:CN202310184390.1

    申请日:2023-03-01

    发明人: 匡彦杰

    IPC分类号: G06F11/36 G06F30/30

    摘要: 本发明涉及电子设计自动化技术领域,特别是涉及一种基于EDA的图形用户界面的测试系统,其数据库中包括图形用户界面中N个测试项的标准测试命令文件CON和每个测试项的标准测试结果文件REP,每个标准测试命令文件中包括J(i)个按照标准测试动作的执行顺序记录的标准测试动作的标准测试命令,每个标准测试结果中包括J(i)个标准测试命令的标准测试结果;对待测的图形用户界面执行CON中的每个标准测试命令文件,得到当前测试结果文件RREP,将RREP与REP进行比对,进而判断是否测试通过,解决了现有技术中依赖于人工对图形用户界面进行测试导致重复劳动且无法保证测试效率的问题。

    一种基于gds文件的引脚提取方法及系统

    公开(公告)号:CN116090391A

    公开(公告)日:2023-05-09

    申请号:CN202310184634.6

    申请日:2023-03-01

    发明人: 张金辉 戴维

    IPC分类号: G06F30/39 G06V30/422

    摘要: 本发明涉及电子设计自动化技术领域,特别是涉及一种基于gds文件的引脚提取方法及系统,其通过用户指定引脚所在层的第一层标签和第一数据类型标签,对gds文件进行解析得到D个结构体,每个结构体中包括多个几何图形组;当同一个几何图形组中的所有几何图形的第二层标签、第二类型标签分别与用户指定的第一层标签和第一类型标签相同时,判定相应的几何图形组为引脚,包括该几何图形组的结构体为元件,遍历所有几何图形组,判定相应的几何图形组是否为引脚,且重新生成引脚对应的新建焊盘,使几何图形相同的引脚引用相应的新建焊盘,解决了将gds文件导入目前已知的工具中,只有图形信息,没有元件、引脚、焊盘的技术问题。

    一种叠放互连系统及一种电路板

    公开(公告)号:CN115842254A

    公开(公告)日:2023-03-24

    申请号:CN202310184519.9

    申请日:2023-03-01

    发明人: 霍潇

    摘要: 本发明涉及电路板互连技术领域,特别是涉及一种叠放互连系统及一种电路板,该系统中包括N个叠放的电路板,每个电路板包括多个第一类引脚,每个第一类引脚包括同一端口位于电路板不同侧面的电性连接端上分别设置的针脚和插槽,所述系统中包括多条互连通路,每条互连通路包括多个相邻电路板上匹配的引脚对,每个引脚对为一个电路板上的针脚插入另一个电路板上的插槽,实现规整的连接,通过插接的方式减少了导线长度带来的延时问题,同时互连的引脚对解决了当需要转发时需要处理器重新分配引脚并占用分配的引脚进行进而转发导致处理器资源和引脚被同时占用的问题。

    基于回溯算法确定信号相关性的系统

    公开(公告)号:CN115630601B

    公开(公告)日:2023-03-17

    申请号:CN202211653409.4

    申请日:2022-12-22

    发明人: 张邦全

    IPC分类号: G06F30/39

    摘要: 本发明涉及计算机技术领域,尤其涉及一种基于回溯算法确定信号相关性的系统,实现步骤S1、选取待处理电子设计中的一个信号节点作为目标信号节点,设置目标信号节点对应的目标信号值、第一回溯方向、第一回溯深度和第一回溯限制条件;步骤S2、以目标信号节点作为起点,沿着第一回溯方向从待处理电子设计抽取第一回溯深度内与目标信号节点相关联的信号节点以及对应的连接关系,生成第一目标驱动电路;步骤S3、根据目标信号值、第一回溯方向、第一回溯深度和第一回溯限制条件回溯所述第一目标驱动电路,获取所有符合第一回溯限制条件的第一信号值组合,生成第一信号值组合集合。本发明提高了信号相关性的获取效率。

    一种提取有限状态机中状态变化的方法及系统

    公开(公告)号:CN115587564A

    公开(公告)日:2023-01-10

    申请号:CN202211268899.6

    申请日:2022-10-17

    发明人: 汤杰 高波 金俏慧

    IPC分类号: G06F30/367 G06F30/398

    摘要: 本发明涉及电子设计技术领域,具体涉及一种提取有限状态机中状态变化的方法及系统,所述方法包括:当过程块间的交集参数为空时,分别获取过程块Pi与自身的输入参数的交集,得到过程块自身的交集参数;在交集参数不为空时,判断交集参数是否为条件输入参数,当过程块Pi为第一类进程块且交集参数属于条件输入参数时,将属于条件输入参数的交集参数提取为有限状态机的状态参数;遍历包含状态参数的每个自循环过程块,提取每个自循环过程块中的状态变化,相对于人工提取不仅能够提高提取状态变化的效率,而且能够防止由于人工提取导致遗漏或者错记状态变化的问题,提高了提取状态变化的准确率。

    一种基于叠放模块的引脚区域匹配方法

    公开(公告)号:CN115169276A

    公开(公告)日:2022-10-11

    申请号:CN202210870470.8

    申请日:2022-07-22

    摘要: 本发明涉及电子设计技术领域,具体涉及一种基于叠放模块的引脚区域匹配方法,该方法通过在第一模块的引脚区域与第二模块分别进行匹配之后,获取第二模块中已经匹配成功的任意一个引脚对应的引脚区域在指定坐标轴上的第一坐标范围,将所述第一模块中未成功匹配的所有引脚的中心点坐标在指定坐标轴上进行排序得到第一坐标序列,利用折半查找法在第一坐标序列中查找位于第一坐标范围内的坐标,并结合在另一坐标轴上的第二坐标范围确定匹配的引脚;对于未成功匹配的引脚再次结合坐标范围和折半查找法进行引脚匹配,以达到在大幅度降低计算量且提高匹配的效率的情况下充分匹配的目的。