-
公开(公告)号:CN111031015B
公开(公告)日:2022-05-06
申请号:CN201911202508.9
申请日:2019-11-29
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明实施例公开了一种混合协议转换设计的验证方法、装置、设备及存储介质,其中,所述方法包括:根据所述混合协议的激励输入形态和约束条件以及所对应的输入接口,生成各接口对应的约束断言;根据所述混合协议的各输出口的输出形态和预期格式,生成各接口对应的检查断言;确定所述验证对象的时钟信号和复位信号;将激励输入信号输入到所述混合协议转换设计中,所述激励输入信号包括:约束断言、时钟信号和复位信号;接收输出结果,根据所述输出结果与检查断言的比较结果得到验证结果。可做到报文类型和激励组合的最大化遍历,保证验证的完备性;可根据需求的变化快速实现对不同种协议的转换支持。
-
公开(公告)号:CN110990853B
公开(公告)日:2022-05-06
申请号:CN201911202483.2
申请日:2019-11-29
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明实施例公开了一种动态异构冗余的数据访问保护方法及装置,其中,所述方法包括:接收处理器单元发出的敏感数据访问请求;根据访问状态链接表判断当前访问敏感数据的应用是否合法,所述访问状态链接表用于记录访问的应用和对应的敏感数据存储区域之间的关系;在所述应用合法时,根据所述访问状态链接表生成应用鉴权秘钥,并将所述鉴权秘钥加入到敏感数据请求访问报文中;对所述应用鉴权秘钥进行鉴权,并根据鉴权结果进行裁决,在裁决结果合法时,允许所述应用根据访问状态链接表访问相应的敏感数据。能够在提高第三方应用访问敏感数据的灵活性的同时,保证敏感数据的安全性。
-
公开(公告)号:CN108062289B
公开(公告)日:2021-09-03
申请号:CN201810075622.9
申请日:2018-01-25
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
IPC: G06F17/14
Abstract: 本发明提供了一种快速傅里叶变换FFT地址换序方法、信号处理方法及装置,快速傅里叶变换FFT地址换序方法包括:根据采样点个数以及预设基数确定总级数M;按顺序将采样点存储到M级存储器中的第一级存储器的存储空间中;根据采样点个数确定基础二进制数组;在每两个相邻级存储器之间进行地址换序,当当前级数m为正整数且m小于M时,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字0,得到第一地址数组,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字1,得到第二地址数组,缓解现有技术中存在的由于数据地址变换速度低导致的运算时间长,效率低的问题,达到减少运算时间、提高运算效率的效果。
-
公开(公告)号:CN109005170B
公开(公告)日:2021-06-08
申请号:CN201810846868.1
申请日:2018-07-27
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明提供了一种RapidIO协议到FC协议的转换方法及系统,可以完成RapidIO的Nwrite+Nwrite_R组合和Message向FC‑AE‑ASM的Seuqence的转换,即将RapidIO包的源、目地址以及优先级字段通过查找协议转换表获取转换后的对应字段,完成协议转换过程必要的包头替换,形成FC‑AE‑ASM包头,然后结合RapidIO包负载组成FC‑AE‑ASM协议包。
-
公开(公告)号:CN112118219A
公开(公告)日:2020-12-22
申请号:CN202010742143.5
申请日:2020-07-29
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本公开提供了拟态判决方法、装置、电子设备及计算机可读存储介质。该方法的一具体实施方式包括:获取每个异构执行体输出的第一数据;基于预设的机器学习模型,确定每个第一数据对应的异常概率值,其中,异常概率值表示第一数据为异常的可能性大小;确定各异常概率值中的最小异常概率值;将最小异常概率值对应的第一数据确定为拟态防御系统的输出结果。该实施方式能够在较少的数据缓存下高效的完成拟态判决,减少了拟态判决所用时间和系统缓存容量,有效提升了处理效率和系统性能。
-
公开(公告)号:CN108667566B
公开(公告)日:2020-12-01
申请号:CN201810377346.1
申请日:2018-04-24
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L1/00 , H04L12/851
Abstract: 本发明提供了一种TCP流数据匹配装置,包括:主逻辑模块和多个副逻辑模块;主逻辑模块用于提取第一TCP流数据中的第一CRC校验码,并获取提取第一CRC校验码时刻的提取时间戳,将第一CRC校验码和提取时间戳合并,得到基准数据;每个副逻辑模块用于提取多个第二TCP流数据中的第二CRC校验码,并获取存储第二CRC校验码时刻的存储时间戳,将第二CRC校验码和存储时间戳合并,得到多个副基准数据,若在多个副基准数据中查找到第二CRC校验码和基准数据的第一CRC校验码匹配且存储时间戳和提取时间戳之间的差值小于时间窗口的副基准数据,输出基准数据和副基准数据,缓解现有技术中的流匹配输出结果准确性低的问题,达到了提高流匹配输出结果准确性的技术效果。
-
公开(公告)号:CN111131535A
公开(公告)日:2020-05-08
申请号:CN201911236451.4
申请日:2019-12-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种RapidIO动态地址映射系统,包括输入模块、协议转换模块、以及输出模块;所述输入模块,与协议转换模块相连,用于输入以太网UDP报文;所述协议转换模块,用于实现以太网UDP协议向RapidIO协议转换的动态地址映射;所述输出模块,与协议转换模块相连,用于数据输出。本发明提出了一种RapidIO动态地址映射系统,识别以太网UDP端点发出来的报文信息映射到不同的RapidIO地址存储空间,可以给RapidIO端点更多的时间去处理收到的数据内容,从而提高整个系统性能。
-
公开(公告)号:CN110990853A
公开(公告)日:2020-04-10
申请号:CN201911202483.2
申请日:2019-11-29
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明实施例公开了一种动态异构冗余的数据访问保护方法及装置,其中,所述方法包括:接收处理器单元发出的敏感数据访问请求;根据访问状态链接表判断当前访问敏感数据的应用是否合法,所述访问状态链接表用于记录访问的应用和对应的敏感数据存储区域之间的关系;在所述应用合法时,根据所述访问状态链接表生成应用鉴权秘钥,并将所述鉴权秘钥加入到敏感数据请求访问报文中;对所述应用鉴权秘钥进行鉴权,并根据鉴权结果进行裁决,在裁决结果合法时,允许所述应用根据访问状态链接表访问相应的敏感数据。能够在提高第三方应用访问敏感数据的灵活性的同时,保证敏感数据的安全性。
-
公开(公告)号:CN108712346A
公开(公告)日:2018-10-26
申请号:CN201810486617.7
申请日:2018-05-16
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/803
CPC classification number: H04L47/125
Abstract: 本发明提供了一种负载均衡自路由数据交换结构,其特征在于,包括负载均衡自路由处理单元和无阻塞交换单元,所述负载均衡自路由处理单元通过待转发数据包的路由地址信息处理、无阻塞交换单元入口流量监测、负载均衡运算以及待转发数据包分路传输实现入端口的数据包送入无阻塞交换单元的交换入口缓存模块。本发明在不改变最终数据交换目的端口的情况,根据数据转发路径和可达转发路径资源进行路径自由选择,即自路由,从而实现降低数据拥塞概率,丢包概率,增强数据交换实时性能。
-
公开(公告)号:CN108090029A
公开(公告)日:2018-05-29
申请号:CN201810009266.0
申请日:2018-01-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
Abstract: 本发明公开了一种矩阵求逆中的算粒调度装置及方法,涉及数据计算技术领域,包括:运算分配调度模块、乘法算粒、累加乘算粒和乘法结果判决模块;运算分配模块接收到待处理算式时,确定空闲状态的累加乘算粒及算粒标识,根据算粒标识为待处理算式生成算式附加信息,将待处理算式中的多个乘法运算分别分配至至少两个乘法算粒中,得到多个乘法值;乘法结果判决模块根据算式附加信息将多个乘法值及待处理算式的常数项输送至算粒标识对应的累加乘算粒中,得到计算结果。本发明提供的一种矩阵求逆中的算粒调度装置及方法,对矩阵求逆构成中的运算算式进行算粒拆分、算粒高效调度和适度并行化处理,实现对可重构矩阵求逆运算,进而实现FPGA硬件的加速处理。
-
-
-
-
-
-
-
-
-