-
公开(公告)号:CN117493231A
公开(公告)日:2024-02-02
申请号:CN202311514968.1
申请日:2023-11-13
申请人: 深圳市恒扬数据股份有限公司
摘要: 本发明属于服务器领域,公开了一种FPGA网卡防止PCIE访问超时的方法、装置、设备和介质,其中,方法包括:基于CPU访问命令,将待响应的PCIE包ID和对应的第一时间戳存储至存储模块;基于所述第一时间戳和当前时间戳,判断在预设响应时长内,所述存储模块内是否存在与所述待响应的PCIE包ID对应的PCIE响应包;若存在,将对应的所述PCIE响应包发送CPU处;若不存在,通过所述存储模块生成与所述待响应的PCIE包ID对应的所述PCIE响应包,并将所述PCIE响应包发送至CPU处。本发明能够处理PCIE超时返回的数据,让不同型号的CPU避免因PCIE访问超时而导致的各种软件问题和硬件故障,既能保证上层软件的稳定运行,又能保证整体机器的稳定运行。
-
公开(公告)号:CN115484217B
公开(公告)日:2024-01-05
申请号:CN202211084709.5
申请日:2022-09-06
申请人: 燕山大学 , 深圳市恒扬数据股份有限公司
IPC分类号: H04L47/80 , H04L43/028 , H04L43/0876 , H04L49/10
摘要: 本发明公开了基于正交架构一体化的高效动态收敛机制实现方法和系统,实现方法步骤201CLOS网络分流器与CLOS刀片服务器建立连接,步骤202CLOS网络分流器进行数据流量的第一级过滤,步骤203CLOS网络分流器提取第一组会话报文,步骤204CLOS刀片服务器判断第一会话报文是否为所关心的会话报文,步骤205数据流量发送到CLOS刀片服务器,步骤206CLOS网络分流器进行第一组会话报文的第二级过滤,步骤207CLOS网络分流器提取第二组会话报文和步骤208CLOS网络分流器提取第三组会话报文;本发明能够解决数据流量收敛方案和机制效率低、稳定性不够、性能差以及数据流量压力大的问题。
-
公开(公告)号:CN116628258A
公开(公告)日:2023-08-22
申请号:CN202310373167.1
申请日:2023-04-10
申请人: 深圳市恒扬数据股份有限公司
IPC分类号: G06F16/783 , G06F18/22 , G06F40/211 , G06F40/289 , G06F40/30 , G06V20/40 , G06N5/04 , G06N3/045 , G06N3/0464 , G06N3/08
摘要: 本发明涉及到跨模态匹配检索领域,具体而言,涉及到一种特征提取与跨模态匹配检索方法、装置、设备及介质。本发明公开了一种特征提取与跨模态匹配检索方法,对文本进行主题词抽取和句法分析,可以准确剖析文本真实的搜索意图,然后对文本构建语义图来捕捉全局和局部的文本语义信息,利用注意力机制的图推理方法来捕捉全局特征和局部特征的交互信息,使得全局和局部信息相互补充,提高文本‑视频检索的准确率,再采用注意力机制的文本‑视频层次特征进行跨模态对齐匹配,使得全局信息和局部信息得到充分匹配,从而可以实现文本‑视频检索中的跨模态细粒度搜索,可以实现包含数量、动作、状态和场景的细粒度文本来检索对应的视频。
-
公开(公告)号:CN116192099A
公开(公告)日:2023-05-30
申请号:CN202310072097.6
申请日:2023-01-12
申请人: 深圳市恒扬数据股份有限公司
发明人: 高胜
摘要: 本申请涉及电学参数测量技术领域,提供一种时钟抖动测量方法,包括:获取参考时钟,根据所述参考时钟确定测量窗口脉冲;获取被测时钟,根据所述测量窗口脉冲对所述被测时钟进行计数,生成计数结果,所述计数结果用于计算所述被测时钟的时钟抖动。相应地,本申请还提供了一种时钟抖动测量装置、终端设备及可读存储介质。实施本申请,可实现用低频时钟测试高频时钟,且便于连续测试。
-
公开(公告)号:CN115987847A
公开(公告)日:2023-04-18
申请号:CN202211617588.6
申请日:2022-12-15
申请人: 深圳市恒扬数据股份有限公司
发明人: 吴兵
IPC分类号: H04L43/0829 , H04L43/0876 , H04L43/062
摘要: 本申请适用于网络通信领域,提供一种遥测报文生成方法、装置、终端及介质,其中方法包括:获取目标原始报文,不同的报文根据报告类型对应有设定的评定规则;基于所述目标原始报文对应的目标评定规则,对所述目标原始报文进行报文评定,获得报文评定结果;在所述报文评定结果符合设定条件的情况下,基于所述目标原始报文,生成遥测报文;所述将所述遥测报文输出至服务器。该方案能够避免无用的冗余遥测报文的生成。
-
公开(公告)号:CN107590009B
公开(公告)日:2020-12-01
申请号:CN201710769123.5
申请日:2017-08-31
申请人: 深圳市恒扬数据股份有限公司
发明人: 汪旭
IPC分类号: G06F11/07
摘要: 本发明属于单片机技术领域,尤其涉及用于主机运行过程的故障处理方法及装置,包括:将运行过程分为多个逻辑阶段,并为各个逻辑阶段设定预期执行时间以及为各个逻辑阶段执行故障设定对应的异常标记;若当所述逻辑阶段执行完毕且成功返回执行结果时,该逻辑阶段的实际执行时间小于所述预期执行时间,则清除该逻辑阶段对应的所述异常标记并执行下一逻辑阶段;若所述逻辑阶段的实际执行时间等于或大于所述预期执行时间,或出现执行故障,则中断执行该运行过程并外发该逻辑阶段对应的所述异常标记,清除CMOS内存储的数据并重启,且具有基于统计和分析的板卡主动修复能力,方便了工程师修复程序的便捷性。
-
公开(公告)号:CN106775674B
公开(公告)日:2020-06-05
申请号:CN201611085432.2
申请日:2016-11-29
申请人: 深圳市恒扬数据股份有限公司
发明人: 李琦
摘要: 本发明公开了一种基于通用引导加载程序的设备及其启动方法。其中,基于通用引导加载程序的设备的启动方法包括:当检测到启动通用引导加载程序U‑Boot的预设操作时,运行存储于第一存储区域的第一U‑Boot文件;读取存储于第二存储区域的第二U‑Boot文件,并判断第二U‑Boot文件是否完整;当第二U‑Boot文件完整时,通过第二U‑Boot文件启动设备;当第二U‑Boot文件不完整时,将第一U‑Boot文件复制至第二存储区域,并替换第二U‑Boot文件;通过替换后的第二U‑Boot文件启动设备。通过上述方式,能够避免因U‑Boot升级失败而导致设备无法启动的问题。
-
公开(公告)号:CN110912832A
公开(公告)日:2020-03-24
申请号:CN201910977397.2
申请日:2019-10-15
申请人: 深圳市恒扬数据股份有限公司
IPC分类号: H04L12/803
摘要: 本申请提供了一种流量负载均衡的处理方法、装置、电子设备及存储介质,其方法包括:从数据报文中获取负载均衡参数,所述负载均衡参数包括源IP参数和目的IP参数;将所述源IP参数与所述目的IP参数进行数值大小比对并输出比对结果,其中,所述比对结果包括数值1和数值0;根据所述比对结果选择对应预配置的hash引擎执行hash算法计算,以获取与所述数据报文对应的hash值;根据所述hash值选择对应的物理端口处理所述数据报文。根据源IP参数与目的IP参数的比对结果选择不同的hash引擎进行hash算法计算,hash散列较好,从而达到较好的负载均衡效果,且采用不同的hash引擎执行相同的hash算法,保证了同一会话的完整性。
-
公开(公告)号:CN106909523B
公开(公告)日:2019-11-22
申请号:CN201710103227.2
申请日:2017-02-24
申请人: 深圳市恒扬数据股份有限公司
IPC分类号: G06F13/28
摘要: 本发明适用于通信技术领域,提供了大规模数据传输方法,包括:在数据传输开始时,由应用程序调用驱动程序使得驱动程序向控制器发起写操作,写操作包括第一用户态流程和第一内核态流程;当第一用户态流程执行完成后,在执行第一内核态流程时驱动程序向控制器发起读操作,使第一内核态流程和第二用户态流程同时进行,其中,读操作包括第二用户态流程和第二内核态流程;当第二用户态流程执行完成后,在执行第二内核态流程时驱动程序再次向控制器发起写操作,使第二内核态流程与驱动程序再次向控制器发起的写操作同时进行;循环执行上述流程,直至数据传输完成。本发明通过在数据传输时,读操作和写操作同时进行,尤其是在数据规模比较大的时候,可以提高数据传输效率。
-
公开(公告)号:CN107168220B
公开(公告)日:2019-09-06
申请号:CN201710217650.5
申请日:2017-04-05
申请人: 深圳市恒扬数据股份有限公司
发明人: 魏星平
IPC分类号: G05B19/05
摘要: 本发明公开了一种可编程逻辑控制器件及其高速信号接收方法,通过采用包括数据串并转换单元、延迟单元、数字时钟管理单元及伪数据串并转换单元的可编程逻辑控制器件,由伪数据串并转换单元将接收到的第二时钟信号进行串并转换得到伪数据信号,由于第二时钟信号和数据信号在可编程逻辑控制器件内部的路径完全相同,因此第二时钟信号、伪数据信号及数据信号的相位完全一致,那么,延迟单元根据接收到的第一时钟信号对伪数据信号进行采样,便可根据采样结果寻找到数据信号的采样点,然后将第一时钟信号的采样沿调整到该数据的采样点数即可完成对高速信号的准确接收。本发明无需采用硬件仿真电路便可完成对高速信号的相位对齐调整,适应性较强。
-
-
-
-
-
-
-
-
-